关于VHDL语言中signal 和port输出端口的区别

RT... RT 展开
 我来答
kexuenanhai
推荐于2017-10-11 · TA获得超过1694个赞
知道小有建树答主
回答量:351
采纳率:0%
帮助的人:363万
展开全部
端口是实体的对外接口,硬件对应物相当于引脚,其实它是一种隐式的信号定义。而信号本身可看成是一种显式的信号定义,它的硬件对应物是连接线。一句话,端口可看成信号!只不过端口模式(in、out、buffer等)限制了端口信号的功能,例如如果端口是out模式,则不能进行内部反馈赋值,而信号则可以随便赋值了。
Storm代理
2023-07-25 广告
StormProxies是一家国内优质海外HTTP代理商,拥有一个庞大的IP资源池,覆盖200多个地区,IP数量大且匿名度高。其优点还包括超高并发、稳定高效、技术服务等特点,同时提供HTTP、HTTPS以及SOCKS5协议支持。此外,Sto... 点击进入详情页
本回答由Storm代理提供
vicalla
2010-03-22
知道答主
回答量:1
采纳率:0%
帮助的人:0
展开全部
说的形象一点,如果把VHDL描述的这个功能实体看成是一个黑盒子,端口就是这个黑匣子和外界沟通的通路,一般从外界看只能看到输入和输出端口,而不了解内部究竟是怎样的结构。而信号则是实体内部进行通信时的通路,VHDL中的每个信号可以看成信号线。端口一般也是和内部信号线相连,所以端口也可看作一个信号。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式