请用D触发器构成一个三位二进制减法计数器,写出实验原理。(可以画出电路图)

 我来答
惠企百科
2022-12-11 · 百度认证:北京惠企网络技术有限公司官方账号
惠企百科
惠企百科网是一家科普类综合网站,关注热门中文知识,集聚互联网精华中文知识,本着自由开放、分享价值的基本原则,向广大网友提供专业的中文知识平台。
向TA提问
展开全部

按照逻辑电路设计可以弄出来,三位二进制可以设为001、010、011,或其他情况,这三个D触发器的输出可以设为Q1、Q2、Q3,设一个A的数据输入端,

一个输出量Y,画出状态图、真值表、再根据卡罗图求出Q1、Q2、Q3的输出表达式,再根据D的特征方程Q(n+1)=D化简,一步步来就可以得出原理表达式,有了表达式就可以画出原理图。

3个D触发器可以构成3位二进制计数器,计数范围0~7,因此其模为8。

扩展资料:

D触发器(data flip-flop或delay flip-flop)由4个与非门组成,其中G1和G2构成基本RS触发器。电平触发的主从触发器工作时,必须在正跳沿前加入输入信号。如果在CP高电平期间输入端出现干扰信号,那么就有可能使触发器的状态出错。

而边沿触发器允许在CP触发沿来到前一瞬间加入输入信号。这样,输入端受干扰的时间大大缩短,受干扰的可能性就降低了。边沿D触发器也称为维持-阻塞边沿D触发器。

参考资料来源:百度百科-D触发器

推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式