为什么CMOS门电路的输入端通过电阻接地时,总是相当于低电平
展开全部
就是把输入端通过电阻接到了地,COMS元件是电压控制的,输入电流很小(近乎是0),在电阻上的压差几乎是0(欧姆定律),也就是电阻两端电位相等,地就是0电位,就是低电平。
因为CMOS电路输入阻抗很高,输入端通过电阻接地时,所以相当于低电平。
CMOS是高阻抗电路,输入端通过电阻接地就是把输入端下拉到低电平,因为这个电阻远小于输入阻抗。
扩展资料:
由于两管栅极工作电压极性相反,故将两管栅极相连作为输入端,两个漏极相连作为输出端,如图1(a)所示,则两管正好互为负载,处于互补工作状态。
当输入低电平(Vi=Vss)时,PMOS管导通,NMOS管截止,输出高电平,如图1(b)所示。 ·
当输入高电平(Vi=VDD)时,PMOS管截止,NMOS管导通,输出为低电平,如图1(c)所示。
参考资料来源:百度百科-CMOS电路
展开全部
就是把输入端通过电阻接到了地,COMS元件是电压控制的,输入电流很小(近乎是0),在电阻上的压差几乎是0(欧姆定律),也就是电阻两端电位相等,地就是0电位,就是低电平。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
因为CMOS电路输入阻抗很高,输入端通过电阻接地时,所以相当于低电平。
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询