高阻态什么意思,通俗点讲,谢谢了

 我来答
jipingyuann
2011-10-01
知道答主
回答量:3
采纳率:0%
帮助的人:4295
展开全部
高阻态

  
  高阻态这是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定。
  高阻态的实质:
  电路分析时高阻态可做开路理解。你可以把它看作输出(输入)电阻非常大。他的极限可以认为悬空。也就是说理论上高阻态不是悬空,它是对地或对电源电阻极大的状态。而实际应用上与引脚的悬空几乎是一样的。
  高阻态的意义:
  当门电路的输出上拉管导通而下拉管截止时,输出为高电平;反之就是低电平;如上拉管和下拉管都截止时,输出端就相当于浮空(没有电流流动),其电平随外部电平高低而定,即该门电路放弃对输出端电路的控制 。
  典型应用:
  1、在总线连接的结构上。总线上挂有多个设备,设备于总线以高阻的形式连接。这样在设备不占用总线时自动释放总线,以方便其他设备获得总线的使用权。 
  2、大部分单片机I/O使用时都可以设置为高阻输入,如凌阳,AVR等等。高阻输入可以认为输入电阻是无穷大的,认为I/O对前级影响极小,而且不产生电流(不衰减),而且在一定程度上也增加了芯片的抗电压冲击能力。
  高阻态常用表示方法
  高阻态常用字母 Z 表示。

参考资料: baike

创远信科
2024-07-24 广告
介电常数,简称ε,是衡量材料在电场中电介质性能的重要物理量。它描述了材料对电场的响应能力,定义为电位移D与电场强度E之比,即ε=D/E。介电常数越大,材料在电场中的极化程度越高,存储电荷能力越强。在电子和电气工程领域,介电常数对于理解和设计... 点击进入详情页
本回答由创远信科提供
心若相思
2011-09-22 · TA获得超过1580个赞
知道小有建树答主
回答量:197
采纳率:0%
帮助的人:81.2万
展开全部
高阻态这是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
匿名用户
2011-09-28
展开全部
通俗点讲就是:阻抗很高,类似于开路
追问
这是其中一个状态吧
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
百度网友680c266
2011-09-24 · TA获得超过110个赞
知道答主
回答量:29
采纳率:0%
帮助的人:32.7万
展开全部
最通俗的解释:断路。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
曾几何离Ccdac
推荐于2017-05-30 · TA获得超过8556个赞
知道小有建树答主
回答量:296
采纳率:0%
帮助的人:304万
展开全部
高阻态     高阻态这是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定。
当门电路的输出上拉管导通而下拉管截止时,输出为高电平;反之就是低电平;如上拉管和下拉管都截止时,输出端就相当于浮空(没有电流流动),其电平随外部电平高低而定,即该门电路放弃对输出端电路的控制 。

参考资料: 百度百科

本回答被网友采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 1条折叠回答
收起 更多回答(3)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式