EDA技术与VHDL的图书目录
第1章 EDA技术概述
1.1 EDA技术及其发展
1.1.1 EDA技术的发展
1.1.2 EDA技术的涵义
1.1.3 EDA技术的基本特征
1.2 EDA技术的主要内容及主要的EDA厂商
1.2.1 EDA技术的主要内容
1.2.2 主要EDA厂商概述
1.3 EDA技术实现目标
1.3.1 超大规模可编程逻辑器件
1.3.2 半定制或全定制ASIC
1.3.3 混合ASIC
1.4 EDA技术应用
1.4.1 EDA技术应用形式
1.4.2 EDA技术应用场合
1.5 EDA技术的发展趋势
1.5.1 可编程器件的发展趋势
1.5.2 软件开发工具的发展趋势
1.5.3 输入方式的发展趋势
本章小结
思考题和习题
第2章 大规模可编程逻辑器件
2.1 可编程逻辑器件概述
2.1.1 PLD的发展进程
2.1.2 PLD的种类及分类方法
2.2 简单可编程逻辑器件
2.2.1 PLD电路的表示方法及有关符号
2.2.2 PROM基本结构
2.2.3 PLA基本结构
2.2.4 PAL基本结构
2.2.5 GAL基本结构
2.3 复杂可编程逻辑器件
2.3.1 CPLD基本结构
2.3.2 Altera公司器件
2.4 现场可编程逻辑器件
2.4.1 FPGA整体结构
2.4.2 Xilinx公司FPGA器件
2.5 在系统可编程逻辑器件
2.5.1 ispLSl/pLSl的结构
2.5.2 Lattice公司ispLSI系列器件
2.6 FPGA和CPLD的开发应用
2.6.1 CPLD和FPGA的编程与配置
2.6.2 FPGA和CPLD的性能比较
2.6.3 FPGA和CPLD的
应用选择
本章小结
思考题和习题
第3章 EDA设计流程与开发
3.1 EDA设计流程
3.1.1 设计输入
3.1.2 综合
3.1.3 适配
3.1.4 时序仿真与功能仿真
3.1.5 编程下载
3.1.6 硬件测试
3.2 ASIC及其设计流程
3.2.1 ASIC设计方法
3.2.2 一般的ASIC设计流程
3.3 可编程逻辑器件的开发环境
3.4 硬件描述语言
3.5 IP核
本章小结
思考题和习题
第4章 硬件描述语言VHDL
4.1 VHDL概述
4.1.1 VHDL的发展历程
4.1.2 VHDL的特点
4.2 VHDL程序基本结构
4.2.1 实体
4.2.2 结构体
4.2.3 库
4.2.4 程序包
4.2.5 配置
4.3 VHDL基本要素
4.3.1 文字规则
4.3.2 数据对象
4.3.3 数据类型
4.3.4 运算操作符
4.3.5 VHDL结构体描述方式
4.4 VHDL顺序语句
4.4.1 赋值语句
4.4.2 IF语句
4.4.3 等待和断言语句
4.4.4 cASE语句
4.4.5 LOOP语句
4.4.6 RETIARN语句
4.4.7 过程调用语句
4.4.8 REPORT语句
4.5 VHDL并行语句
4.5.1 进程语句
4.5.2 块语句
4.5.3 并行信号代人语句
4.5.4 并行过程调用语句
4.5.5 并行断言语句
4.5.6 参数传递语句
4.5.7 元件例化语句
本章小结
思考题和习题
第5章 QuartusⅡ软件及其应用
5.1 基本设计流程
5.1.1 建立工作库文件夹和编辑设计文件
5.1.2 创建工程
5.1.3 编译前设计
5.1.4 全程编译
5.1.5 时序仿真
5.1.6 应用RTL电路图观察器
5.2 引脚设置和下载
5.2.1 引脚锁定
5.2.2 配置文件下载
5.2.3 AS模式编程配置器件
5.2.4 JTAG间接模式编程配置器件
5.2.5 USBBlaster编程配置器件使用方法
本章小结
思考题和习题
第6章 VHDL应用实例
6.1 组合逻辑电路设计
6.1.1 基本门电路设计
6.1.2 译码器设计
6.1.3 数据选择器设计
6.1.4 三态门设计
6.1.5 编码器设计
6.1.6 数值比较器设计
6.2 时序逻辑电路设计
6.2.1 时钟信号和复位信号
6.2.2 触发器设计
6.2.3 寄存器和移位寄存器设计
6.2.4 计数器设计
6.2.5 存储器设计
6.3 综合实例——数字秒表的设计
本章小结
思考题和习题
第7章 状态机设计
7.1 一般有限状态机
7.1.1 数据类型定义语句
7.1.2 为什么要使用状态机
7.1.3 一般有限状态机的设计
7.2 Moore型有限状态机设计
7.2.1 多进程有限状态机
7.2.2 单进程有限状态机
7.3 Mealy型有限状态机
7.4 状态编码
7.4.1 状态位直接输出型编码
7.4.2 顺序编码
7.4.3 一位热码编码
7.5 状态机处理
本章小结
思考题和习题
第8章 EDlA实验开发系统
8.1 GW48型实验开发系统原理与应用
8.1.1 系统性能及使用注意事项
8.1.2 GW48系统主板结构与使用方法
8.2 实验电路结构图
8.2.1 实验电路信号资源符号图说明
8.2.2 各实验电路结构图特点与适用范围简述
8.3 GW48CK/GK/EK/PK2系统信号名与芯片引脚对照表
本章小结
思考题和习题
第9章 EnA技术实验
实验一:全加器的设计
实验二:4位加减法器的设计
实验三:基本D触发器的设计
实验四:同步清零计数器的设计
实验五:基本移位寄存器的设计串人/串出移位寄存器
实验六:同步预置数串行输出移位寄存器的设计
实验七:半整数分频器的设计
实验八:音乐发生器的设计
实验九:交通灯控制器的设计
实验十:数字时钟的设计
参考文献
2024-09-04 广告