你好,看到你以前回答一个帖子,想问一下施密特触发器的上升和下降时间与芯片能达到的最大频率有何关系?
展开全部
上升沿(下降沿)时间决定了芯片能够输出的最大频率。
由于不同的芯片采用的工艺可能不一样,所以芯片输出的电压变化速率(类似于运放的摆率)不同。对于比较“慢”的芯片,如果应用到需要频率比较高的场合,会出现“还没有来得及上升到判决电平就掉下来了”的局面,导致电路运行出现问题。
至于具体数值上的关系,取决于应用场景。一般的建议是,工作频率最好不要高过芯片的"膝频率",即0.5/Tr。超过这一频率的能量将会很快衰减,使得信号出现比较明显的失真。如果对失真程度要求不高,工作频率可以适当提高一点,这就得看应用场景了。有关“膝频率”的描述,可以参见文库这篇ppt:http://wenku.baidu.com/view/88cd5c232f60ddccda38a099.html。
最后需要提醒的是,信号的上升沿不仅仅取决于这一个芯片,与该信号线后续的电路也有关系,设计的时候最好能综合考虑。
由于不同的芯片采用的工艺可能不一样,所以芯片输出的电压变化速率(类似于运放的摆率)不同。对于比较“慢”的芯片,如果应用到需要频率比较高的场合,会出现“还没有来得及上升到判决电平就掉下来了”的局面,导致电路运行出现问题。
至于具体数值上的关系,取决于应用场景。一般的建议是,工作频率最好不要高过芯片的"膝频率",即0.5/Tr。超过这一频率的能量将会很快衰减,使得信号出现比较明显的失真。如果对失真程度要求不高,工作频率可以适当提高一点,这就得看应用场景了。有关“膝频率”的描述,可以参见文库这篇ppt:http://wenku.baidu.com/view/88cd5c232f60ddccda38a099.html。
最后需要提醒的是,信号的上升沿不仅仅取决于这一个芯片,与该信号线后续的电路也有关系,设计的时候最好能综合考虑。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
施密特触发器的上升时间和下降时间是大致从0到高电平和从高电平到0的响应时间(矩形波),按这样算来,一个完整的周期波形中应该有上升沿和下降沿各一个,除此而外还有上高电平和低电平的平顶段和平底段各一,这两个平顶段和平底段在横轴(时间坐标)上的宽度应该宽于上升沿和下降沿,因此上升沿和下降沿在一个完整的周期波形周期中所占的时间比例应该不大于1/3,可以照此计算其最高工作频率,并应该尽可能留出一点余地。
来自:求助得到的回答
本回答被网友采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询