逻辑电路无论输入状态如何输出为0的电路是什么电路?
1个回答
展开全部
①判断
1.
逻辑运算L=A+B的含义是:
L等于A与B的和,
即A=1,B=1时,
L=2。(错)
2.
全部最小项之和为1。(对)
3.
A/D转换器的功能是把模拟量转换成数字量。(对)
4.
若ABC=ADC,则B=D。(错)
5.
逻辑运算与二进制运算实际上是一样的。(错)
6.
传感器是将被测非电量新号转变为与之有确定对应关系的电量输出的器件或装置.(对)。
7.
TTL与非门电炉的多余端可以悬空。(对)
8.
CMOS反相器的电源电压的工作范围窄。
9.
半导体存储器按读、写功能分为只读存储器(ROM)和随机存储器(RAM)两大类。(对)
10.
基本逻辑门电路可以实现加减乘除运算。(错)
11.
组合逻辑电路输出状态与原状态有关。(对)
12.
传感器分类方法可以按被测参量来分,也可以按工作原理来分。(对)
13.
液晶显示器工作电压低,功耗低。(对)
14.
施密特触发器有两个稳态.其触发方式为平电触发。(对)
15.
显示电路一般包括译码器,驱动器和显示器三部分。(对)
16.
逻辑代数只有0和1两个取值。(对)
17.
TTL门电路属于单极型。(错)
18.
触发器的两个输出断Q和Q分别表示触发器的两种不同的状态。(错)
19.
0至9十个数可以用3位二进制编码表示。(错)
20.
在门电路基础上组成的触发器,输入信号对触发器状态的影响岁输入信号的消失而消失。(错)
②选择
1.MOS与非门多余端的处理方法是
(D)
(A)剪掉(B)接地(C)接低电平(D)接高电平
2.两个输入量逻辑电平相同时,输出逻辑电平为“0”;两个输入量逻辑电批改不同时,输出是1。这个门电路是:(C)
(A)与非门(B)或门(C)异或门(D)非门
3.一个二一十进制编码器(D
)。
(A)输入2,输出10(B)输入10,输出2(C)输入二进制,输出十进制(D)输入0至9对应的10个信号,输出为BCD码
4.下列逻辑电路中,不是组合逻辑电路的是:(D)
(A)译码器(B)全加器(C)编码器(D)运算放大器
5.具有“置0”、“置1”“保持原态”和“状态翻转”,被成为全功能触发器的是(C)
(A)基本RS触发器(B)同步RS触发器(C)JK触发器(D)D触发器
6.能实现串行数据变换为并行数据的电路是(D)
(A)编码器(B)译码器(C)加法器(D)移位寄存器
7.由3个JK触发器最多可组成
(A)3进计数器(B)6进计数器(C)8进计数器(D)10进计数器
8.由4个D触发器组成的数码寄存器可以存放
(A)4位二进制数(B)4位十进制数(C)2位二进制数(D)2位十进制数
9.同步计数器与异步计数器的主要区别是(C)
(A)前者为加法计数器,后者为减法计数器(B)前者为二进制计数器,后者为十进制计数器(C)前者各出发器由相同脉冲控制,后者各出发器不是由相同脉冲控制(D)后者各出发器由相同能够脉冲控制,前者各出发器不是由相同脉冲控制
③计算分析
1.
把下列二进制数化为十进制数,十进制数化为二进制数
⑴(123.75)10=(
1111011
)2
⑵(10110)2=(
22
)10
2.用与、或、非及异或门电路设计一个半加器。
3.已知取样
–
保持电路在某一时刻的输出电压为2.3V。量化一编码电路的量化单位s=0.3V,采用3位二进制数编码。问:
1)用只舍不入法,输出数字量D=d2d1d0=?
2)用有舍不入法,输出数字量D=d2d1d0=?
希望能帮到你吧
后面两题我们没学
-
-
不过我看了一下加法器很简单...
还有两道选择题也没学,对不起哈。我现在才大一,我们才刚讲触发器
-
-
1.
逻辑运算L=A+B的含义是:
L等于A与B的和,
即A=1,B=1时,
L=2。(错)
2.
全部最小项之和为1。(对)
3.
A/D转换器的功能是把模拟量转换成数字量。(对)
4.
若ABC=ADC,则B=D。(错)
5.
逻辑运算与二进制运算实际上是一样的。(错)
6.
传感器是将被测非电量新号转变为与之有确定对应关系的电量输出的器件或装置.(对)。
7.
TTL与非门电炉的多余端可以悬空。(对)
8.
CMOS反相器的电源电压的工作范围窄。
9.
半导体存储器按读、写功能分为只读存储器(ROM)和随机存储器(RAM)两大类。(对)
10.
基本逻辑门电路可以实现加减乘除运算。(错)
11.
组合逻辑电路输出状态与原状态有关。(对)
12.
传感器分类方法可以按被测参量来分,也可以按工作原理来分。(对)
13.
液晶显示器工作电压低,功耗低。(对)
14.
施密特触发器有两个稳态.其触发方式为平电触发。(对)
15.
显示电路一般包括译码器,驱动器和显示器三部分。(对)
16.
逻辑代数只有0和1两个取值。(对)
17.
TTL门电路属于单极型。(错)
18.
触发器的两个输出断Q和Q分别表示触发器的两种不同的状态。(错)
19.
0至9十个数可以用3位二进制编码表示。(错)
20.
在门电路基础上组成的触发器,输入信号对触发器状态的影响岁输入信号的消失而消失。(错)
②选择
1.MOS与非门多余端的处理方法是
(D)
(A)剪掉(B)接地(C)接低电平(D)接高电平
2.两个输入量逻辑电平相同时,输出逻辑电平为“0”;两个输入量逻辑电批改不同时,输出是1。这个门电路是:(C)
(A)与非门(B)或门(C)异或门(D)非门
3.一个二一十进制编码器(D
)。
(A)输入2,输出10(B)输入10,输出2(C)输入二进制,输出十进制(D)输入0至9对应的10个信号,输出为BCD码
4.下列逻辑电路中,不是组合逻辑电路的是:(D)
(A)译码器(B)全加器(C)编码器(D)运算放大器
5.具有“置0”、“置1”“保持原态”和“状态翻转”,被成为全功能触发器的是(C)
(A)基本RS触发器(B)同步RS触发器(C)JK触发器(D)D触发器
6.能实现串行数据变换为并行数据的电路是(D)
(A)编码器(B)译码器(C)加法器(D)移位寄存器
7.由3个JK触发器最多可组成
(A)3进计数器(B)6进计数器(C)8进计数器(D)10进计数器
8.由4个D触发器组成的数码寄存器可以存放
(A)4位二进制数(B)4位十进制数(C)2位二进制数(D)2位十进制数
9.同步计数器与异步计数器的主要区别是(C)
(A)前者为加法计数器,后者为减法计数器(B)前者为二进制计数器,后者为十进制计数器(C)前者各出发器由相同脉冲控制,后者各出发器不是由相同脉冲控制(D)后者各出发器由相同能够脉冲控制,前者各出发器不是由相同脉冲控制
③计算分析
1.
把下列二进制数化为十进制数,十进制数化为二进制数
⑴(123.75)10=(
1111011
)2
⑵(10110)2=(
22
)10
2.用与、或、非及异或门电路设计一个半加器。
3.已知取样
–
保持电路在某一时刻的输出电压为2.3V。量化一编码电路的量化单位s=0.3V,采用3位二进制数编码。问:
1)用只舍不入法,输出数字量D=d2d1d0=?
2)用有舍不入法,输出数字量D=d2d1d0=?
希望能帮到你吧
后面两题我们没学
-
-
不过我看了一下加法器很简单...
还有两道选择题也没学,对不起哈。我现在才大一,我们才刚讲触发器
-
-
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询