用+64K×4+位的+RAM+芯片和+128K×4+位的+ROM+芯片设计一个主存容量为+512K× 8 位的存储器,要求 60000H 到 7FFFFH 为只读存储区,其余为可读、可写存储区。画出 CPU 与存储器的连接图。

1个回答
展开全部
摘要 每块板的容量为 16K*8位,则该存储器所需的地址码总位数是 ,用1Kx4位的存储芯片组成容量为64K*8位的存储器,共需 A 片,若将这些芯片分装在几块板上
咨询记录 · 回答于2022-12-30
用+64K×4+位的+RAM+芯片和+128K×4+位的+ROM+芯片设计一个主存容量为+512K× 8 位的存储器,要求 60000H 到 7FFFFH 为只读存储区,其余为可读、可写存储区。画出 CPU 与存储器的连接图。
每块板的容量为 16K*8位,则该存储器所需的地址码总位数是 ,用1Kx4位的存储芯片组成容量为64K*8位的存储器,共需 A 片,若将这些芯片分装在几块板上
)CPU可访问的最大存储空间看地址位数地址总线18条故2^182)CPU可提供数据总线8条存储空间为16KB故要拼凑一个16K*8--->(16K*8)/(4K×4)=83)要求用138译码器实现地址译码应该就是3-8译码器那么有3根地址线做译码输入。全部用4K×4位的RAM芯片构成,那么4K=2^12需要12根地址线A11-A0,之前3根就是A14-A12---这里的推算的没考虑要求其地址范围为08000H——0BFFFH的。这里是从低位考虑的。考虑地址空间必须先把地址从16进制转成2进制观察他们“1”最高位的位置然后设计。
下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消