用3线-8线译码器74HC138和门电路设计一位二进制全加器电路。输入为被加数减数和来自低位的错位,输出为两数之和和向高位的借位信号

1个回答
展开全部
摘要 1位二进制全减器的输入信号有3个被减数A,减数B及来自低位的借位C0,输出信号有本位的差值S和向高位的借位C。由题意可列出全减器的输出与输入之间的真值表,如表4.14所示。表4.14A1B1C0S1C1A1B1C0S1C10000001101010110011111110011010110010001由表4.14可写出S1、C1与A1、B1、C0的逻辑函数式为S1=A'1B'1C0A'1B1C'0A1B1C'0A1B1C0=m1m2m4m7C1=A'1B'1C0A'1B1C'0A'1B1C0A1B1C0=m1m2m3m7由此可用74HC138实现该全减器电路
咨询记录 · 回答于2023-02-27
用3线-8线译码器74HC138和门电路设计一位二进制全加器电路。输入为被加数减数和来自低位的错位,输出为两数之和和向高位的借位信号
1位二进制全减器的输入信号有3个被减数A,减数B及来自低位的借位C0,输出信号有本位的差值S和向高位的借位C。由题意可列出全减器的输出与输入之间的真值表,如表4.14所示。表4.14A1B1C0S1C1A1B1C0S1C10000001101010110011111110011010110010001由表4.14可写出S1、C1与A1、B1、C0的逻辑函数式为S1=A'1B'1C0A'1B1C'0A1B1C'0A1B1C0=m1m2m4m7C1=A'1B'1C0A'1B1C'0A'1B1C0A1B1C0=m1m2m3m7由此可用74HC138实现该全减器电路
4.14题,把全减器改为全加器,把原题目中的“减”字全部改为“加”字,“差”改为“和”,“借位”改为“进位”。类比上题改下条件,答案也是类似上边是要设计出电路的呀,好哥哥
下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消