我用Isis 7里仿真,单片机i/o口输入拉低所接的地与其他芯片低电平所需接地起冲突怎么办

 我来答
孤0鸿
2014-11-21 · TA获得超过186个赞
知道小有建树答主
回答量:92
采纳率:0%
帮助的人:55.2万
展开全部
不清楚你是什么意思,感觉应该是你搞错了,硬件里也不可能说把低电平拉低吧,地线相对来说应该是最低电平了,再低还能拉低到哪,仿真那更应该不会了,不行的话,把电路图发上来,让大家看看吧,仿真里边VCC和GND直接连是会报错的,除此之外,VCC再怎么拉低,只要你接到这个上边出来的电压一定是5V,GND也是,不管怎么接,只要不与VCC直接相连,它都是低电平0V
更多追问追答
追问

追答
你这不是什么拉低地线什么的,是电路图画错了,看看是不是上拉电阻没接,或者哪儿放东西没接线,VCC和GND短路什么的,仔细找找
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式