设计一个十进制计数器最少需要多少个D触发器?
展开全部
d触发器只能构成二进制数,对应的1位十进制数就是
1001=9(0000=0);
所以你需要四个d触发器来构成十进制计数器,如74ls175、375等等就是4d触发器芯片,也可以采用cd4013---双d触发器芯片来构造电路,他们都有复位端,通过通过逻辑门电路检测
1010出现时(就是这两个位是1时)产生复位信号,复位到
0000;
1001=9(0000=0);
所以你需要四个d触发器来构成十进制计数器,如74ls175、375等等就是4d触发器芯片,也可以采用cd4013---双d触发器芯片来构造电路,他们都有复位端,通过通过逻辑门电路检测
1010出现时(就是这两个位是1时)产生复位信号,复位到
0000;
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
2022-12-01 · 百度认证:北京惠企网络技术有限公司官方账号
关注
展开全部
需要4个D触发器,十进制即十种状态,需要4位来表示,每一位需要一个触发器,所以要4个。
D触发器具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。
触发器有集成触发器和门电路组成的触发器。触发方式有电平触发和边沿触发两种,前者在CP(时钟脉冲)=1时即可触发,后者多在CP的前沿(正跳变0→1)触发。
扩展资料
触发器翻转后,在CP=1时输入信号被封锁。这是因为G3和G4打开后,它们的输出Q3和Q4的状态是互补的,即必定有一个是0,若Q3为0,则经G3输出至G5输入的反馈线将G5封锁,即封锁了D通往基本RS触发器的路径。
该反馈线起到了使触发器维持在1状态和阻止触发器变为0状态的作用,故该反馈线称为置1维持线,置0阻塞线。
Q4为0时,将G3和G6封锁,D端通往基本RS触发器的路径也被封锁。Q4输出端至G6反馈线起到使触发器维持在0状态的作用,称作置0维持线;Q4输出至G3输入的反馈线起到阻止触发器置1的作用,称为置1阻塞线。因此,该触发器常称为维持-阻塞触发器。
参考资料来源:百度百科-计数器
参考资料来源:百度百科-D触发器
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询