上拉电阻和下拉电阻在电路中有什么作用?

 我来答
百度网友d50729e
2006-09-12 · TA获得超过1375个赞
知道小有建树答主
回答量:443
采纳率:0%
帮助的人:261万
展开全部
上拉:
1TTL驱动CMOS时,如果TTL输出最低高电平低于CMOS最低高电平时,提高输出高电平值
2 OC门必须加上拉,提高电平值
3 加大输出的驱动能力(单片机较常用)
4 CMOS芯片中(特别是门的芯片),为防静电干扰,不用的引脚也不悬空,一般上拉,降低阻抗,提供泄荷通路
5 提高输出电平,提高芯片输入信号的噪声容限,增强抗干扰
6 提高总线抗电磁能力,空脚易受电磁干扰
7 长线传输中加上拉,是阻抗匹配抑制反射干扰
原则:
1 从节约功耗和芯片的电流、能力应是电阻尽量大,R大,I小啊
2 从确保驱动能力,应当电阻足够小,R小,I大啊
3 对高速电路,加上拉可能边沿平缓(上升时间延长)
建议可以在1K---10K之间选(可根据实际情况)

下拉电阻类似!!!!!!!!!!!!!!!!!!!!!!!!!!
百度网友260aeda71
2006-09-12 · TA获得超过4683个赞
知道大有可为答主
回答量:3066
采纳率:33%
帮助的人:2170万
展开全部
使悬浮的电位拉高或拉低。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
fmcx178
2006-09-12 · TA获得超过3599个赞
知道小有建树答主
回答量:2149
采纳率:0%
帮助的人:1041万
展开全部
分压,
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(1)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式