请教ISE或者Vivado有没有像Quartus的logiclock功能,我就是想把一个模块固化在FPGA的特定位置 50

您好,我是一研究生,上面问题的原因是我同样的工程,在两个相同的平台上运行,一个好使一个不好使,但我用另外一个工程,两个都是好使的,所以我怀疑是一个FPGA内部某个位置出了... 您好,我是一研究生,上面问题的原因是我同样的工程,在两个相同的平台上运行,一个好使一个不好使,但我用另外一个工程,两个都是好使的,所以我怀疑是一个FPGA内部某个位置出了故障,想对比两个工程在FPGA内部的位置情况,确定损坏的位置,布局布线的时候把那个位置空出来,看到您曾经回答过可以手动布局布线,因此前来请教~ 展开
 我来答
loveKEYBOARD
2015-03-16 · TA获得超过382个赞
知道小有建树答主
回答量:746
采纳率:86%
帮助的人:374万
展开全部
FPGA都是可以手动指定布线位置的。不过你这种情况一般不是FPGA内部问题,很可能是设计的代码时序上或者一些复位初始值不确定导致的。
追问
如果是您说的问题,我再排查一下,不过如果可以手动布局布线,那应该用ISE或者Vivado里面的什么工具呢?
意法半导体(中国)投资有限公司
2023-06-12 广告
STM32F103C8T6是一款基于ARM Cortex-M3内核的微控制器,具有以下基本参数:1. 工作频率:72MHz2. 外部时钟:最高可达120MHz3. 存储器容量:64K bytes4. 数据总线宽度:32位5. 输入/输出端口... 点击进入详情页
本回答由意法半导体(中国)投资有限公司提供
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式