如何用FPGA读取AD转换的数据,然后用Signal Tap仿真波形?

我想在每个DRDY后读取24位数据。PFGA代码怎么写呢?需要串行转并行吗?用不用Fifo?... 我想在每个DRDY后读取24位数据。PFGA代码怎么写呢?需要串行转并行吗?用不用Fifo? 展开
 我来答
刚强还静谧灬财宝f
2016-05-16
知道答主
回答量:1
采纳率:0%
帮助的人:1.9万
展开全部
触发clk选择DRDY,将24个data信号都放入SIGNAL tap里面,适当选择内存深度。抓取信号以后,右键数据信号,选择显示方式,可以选择“点”或者“线”的方式显示
追问
需要构建IP核(ROM或者RAM)来存储数据吗?
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式