上拉电阻是什么电阻?有什么作用?
一、上拉就是将不确定的信号通过一个电阻钳位在高电平,电阻同时起限流作用。下拉同理,也是将不确定的信号通过一个电阻钳位在低电平。
二、上拉电阻的作用:
1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
2、OC门电路必须使用上拉电阻,以提高输出的高电平值。
3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗, 提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。
6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制反射波干扰。
扩展资料:
注意事项:
上拉电阻阻值的选择原则包括:
1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
3、对于高速电路,过大的上拉电阻可能边沿变平缓。
综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。
参考资料来源:百度百科——上拉电阻
上拉电阻是对器件输入电流,它对于非集电极开路输出型电路提供电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。
上拉电阻的作用如下: 当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平,需要在TTL的输出端接上拉电阻,以提高输出高电平的值;OC门电路必须使用上拉电阻,以提高输出的高电平值;为增强输出引脚的驱动能力,单片机管脚上也常使用上拉电阻;在CMOS芯片上,为了防止静电造成损坏,闲置的管脚需要接上拉电阻以降低输入阻抗;芯片的管脚加上拉电阻,可提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力;提高总线的抗电磁干扰能力,屏蔽外界的电磁干扰;长线传输中电阻不匹配会引起反射波干扰,上拉电阻能有效的抑制反射波干扰。
它可以使得单片机上某个节点电压上升,提高输出功率
比如:
要保证上拉电阻明显小于负载的阻抗,以使高电平时输出有效。
例如:负载阻抗是10K,供电电压是5V,如果要求高电平不小于4.5V,那么,上拉电阻最大值 R大:(5-4.5)=10:5
R大=1K
也就是最大值1k,(如果超过了1k,输出的高电平就小于4.5V了)
参考资料: http://zhidao.baidu.com/question/71767420.html?si=5&wtp=wk