简述组合逻辑电路与时序逻辑电路的区别
简述组合逻辑电路与时序逻辑电路的区别如下:
时序逻辑电路具有记忆功能,时序电路的特点是:输出不仅取决于当时的输入值,而且还与电路过去的状态有关;组合逻辑电路在逻辑功能上的特点是:任意时刻的输出仅仅取决于该时刻的输入,与电路塬来的状态无关。
数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)。
从代码层面来看,时序逻辑即敏感列表里面带有时钟上升沿,如果是没有上升沿或者是带有“*”号的代码,为组合逻辑。电路层面,两种逻辑反映的电路也有不同,时序逻辑相当于在组合逻辑的基础上多了一个D触发器。
波形图层面,组合逻辑的波形是即刻反映变化的,与时钟无关;但是时序逻辑的波形不会立刻反映出来,只有在时钟的上升沿发生变化。
组合逻辑电路与时序逻辑电路简介:
1、组合逻辑电路。
组合逻辑电路是指在任何时刻,输出状态只决定于同一时刻输入状态的组合,而与电路以前状态无关,而与其他时间的状态无关。常用的组合逻辑电路有算术运算电路、编码器、译码器、数据选择器、数据分配器等。
为了使逻辑电路的设计更简洁,通过各方法对逻辑表达式进行化简是必要的。要求在满足逻辑功能和技术要求基础上,力求使电路简单、经济、可靠、实现组合逻辑函数的途径是多种多样的,可采用基本门电路,也可采用中、大规模集成电路。
2、时序逻辑电路。
时序逻辑电路是数字逻辑电路的重要组成部分,主要由存储电路和组合逻辑电路两部分组成。 时序逻辑电路在逻辑功能上的特点是任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,所以时序逻辑电路具有记忆功能。
时序逻辑电路是数字逻辑电路的重要组成部分,时序逻辑电路又称时序电路,主要由存储电路和组合逻辑电路两部分组成。