请教FPGA简单的存取数据
各位大虾,请问怎么样简单地用FPGA接收并存储12位的数据?我现在有一个FPGA的板子,是cycloneiistarter另有一个板子上是无线电接收的前端电路及ADCAD...
各位大虾,请问怎么样简单地用FPGA接收并存储12位的数据?
我现在有一个FPGA的板子,是cyclone ii starter
另有一个板子上是无线电接收的前端电路及ADC
ADC我们准备设定在35MHz的频率采样
FPGA板上需要实现解调
现在我不管解调,只是想试着在FPGA上以35MHz的速度读取ADC传输过来的12位数据并存储起来,最好还是发送出原数据以供测试
请问怎么样实现呢?急~
我们用VHDL语言编程,不用verilog
想先在modelsim上仿真一下,然后在板子上测试一下这个简单功能。
回答详细加分~先谢谢各位了!
请问一楼ADC是12位,FPGA里要用乘法器,12位乘以12位的,2-complement的格式
我们用的板子是cyclone ii,乘法器是18位乘以18位的,请问怎么解决比较有效率呢? 展开
我现在有一个FPGA的板子,是cyclone ii starter
另有一个板子上是无线电接收的前端电路及ADC
ADC我们准备设定在35MHz的频率采样
FPGA板上需要实现解调
现在我不管解调,只是想试着在FPGA上以35MHz的速度读取ADC传输过来的12位数据并存储起来,最好还是发送出原数据以供测试
请问怎么样实现呢?急~
我们用VHDL语言编程,不用verilog
想先在modelsim上仿真一下,然后在板子上测试一下这个简单功能。
回答详细加分~先谢谢各位了!
请问一楼ADC是12位,FPGA里要用乘法器,12位乘以12位的,2-complement的格式
我们用的板子是cyclone ii,乘法器是18位乘以18位的,请问怎么解决比较有效率呢? 展开
2个回答
光点科技
2023-08-15 广告
2023-08-15 广告
通常情况下,我们会按照结构模型把系统产生的数据分为三种类型:结构化数据、半结构化数据和非结构化数据。结构化数据,即行数据,是存储在数据库里,可以用二维表结构来逻辑表达实现的数据。最常见的就是数字数据和文本数据,它们可以某种标准格式存在于文件...
点击进入详情页
本回答由光点科技提供
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询