verilog中,#(3,4)表示什么意思

 我来答
来自南泉寺舞尽霓裳的葡萄柚
2010-05-20 · TA获得超过144个赞
知道答主
回答量:24
采纳率:0%
帮助的人:20.3万
展开全部
表示给低层传递参数(parameter)
可以给予低层模块的parameter新的值,覆盖掉定义模块的默认parameter
手机用户94937
2010-05-27
知道答主
回答量:15
采纳率:0%
帮助的人:0
展开全部
延迟有三种,最小延迟,典型延迟,最大延迟。一般形式为
#(3,4,5);//依次对应为最小延迟,典型延迟,最大延迟。

只写两个的写法没见过~~
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
百度网友0ac60fa
2010-05-23
知道答主
回答量:29
采纳率:0%
帮助的人:16.6万
展开全部
那是参数传递
被调用的函数里面有parameter 定义的宏定义

参考资料: 不需要参考资料

已赞过 已踩过<
你对这个回答的评价是?
评论 收起
匿名用户
2019-02-23
展开全部
应该是调用的这个模块在实现的时候是这么写的
module modulename #(
parameter val = 某个数字

)(参数1,参数2...
);
...
endmodule
这样在调用的时候你就可以写
modulename #(重新定义val的值) uut(参数1,参数2...)
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
冰墩墩No1
推荐于2017-11-23 · TA获得超过522个赞
知道小有建树答主
回答量:101
采纳率:0%
帮助的人:73.3万
展开全部
Verilog中允许用户通过门延迟来说明逻辑电路中的延迟,此外用户还可以指定端到端的延迟。
在Verilog门级原语中,有三种从输入到输出的延迟。
1 上升延迟:在门的输入发生变化的情况下,门的输出从0,x,z变化到1所需的时间成为上升延迟。
2 下降延迟:下降延迟是指门的输出从1,x,z变化到0所需的时间。
3 关断延迟:门的输出从0,1,x变化为高阻Z所需的时间。
另外,如果值变化到不确定值x,则所需的时间可以看成是以上三种延迟值中最小的那个。

Verilog中有三种不同的方法来说明门的延迟。如果用户只确定了一个延迟值,那么所有类型的延迟都是用这个延迟值,如果用户指定了两个延迟值,则他们分别代表上升延迟和下降延迟,两者中小者为关断延迟,如果用户指定了三个延迟值,则他们分别代表上升延迟、下降延迟和关断延迟。如果为制定延迟值,那么默认延迟值为0.

延迟声明的例子

and #(3,4,5) b1 (out,in,control); //上升延迟为3,下降延迟为4,关断延迟为5
本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 2条折叠回答
收起 更多回答(3)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式