关于PADS的使用问题(CAE封装)?

在用PADS2007制作CAE封装时,我想做一个QFN-32的处理器封装,但是用“CAEdecalwarzid"这个功能做四边形封装时出现了两个问题无法解决:1.引脚的排... 在用PADS2007制作CAE封装时,我想做一个QFN-32的处理器封装,但是用“CAE decal warzid" 这个功能做四边形封装时出现了两个问题无法解决:
1. 引脚的排列顺序总是与标准的芯片引脚顺序不一致!而且很难调整!如果在管脚排列里一一的修改,实在很麻烦,有没有更好的设置方法呢?
2.相邻十字交叉的管脚(如:8脚和9脚)的名字标识总是互相覆盖和叠加在一起,把边框放大后这个问题还是解决不了! 请问有没有更好的设置方法呢?(除了手动制作封装的方法外)
展开
 我来答
ftpdx
2010-07-19
知道答主
回答量:8
采纳率:0%
帮助的人:9万
展开全部
问题1:如果与标准芯片管脚排列相差很大,建议不要用warzid功能,自己手动设置管脚位置,至于管脚名可以在建立parttype时的edit electrical里定义,很方便的。
问题2:增加pin spacing 的值
瓦力Wally123456
2010-07-24 · TA获得超过438个赞
知道小有建树答主
回答量:108
采纳率:83%
帮助的人:82.4万
展开全部
手动做比向导快,我从来不用向导做元件。利用重复放置管脚功能。一般做个CAE1-2分钟就OK了。简单的几十秒。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式