使用altera的双端口只读只写ram完成异步fifo功能时,当读到地址为341的数据时,数据和原来写入的不一样 10
我是用modelsim仿真的,前边读到的数据都没有问题。双端口ram:M9K、1024x16bit。...
我是用modelsim仿真的,前边读到的数据都没有问题。双端口ram:M9K、1024x16bit。
展开
1个回答
2016-07-13
展开全部
你应该是指异步的ram或者fifo吧
如果写时钟大于读时钟,并且写使能一直为'1‘ 的话,是会溢出的,事实上当FLAG信号’FULL‘为1时,接下来的写数据就会被抛弃.
一般来说,当FLAG信号’ALMOST FULL‘为1时,我们就停止写行为了.
希望能帮到你
如果写时钟大于读时钟,并且写使能一直为'1‘ 的话,是会溢出的,事实上当FLAG信号’FULL‘为1时,接下来的写数据就会被抛弃.
一般来说,当FLAG信号’ALMOST FULL‘为1时,我们就停止写行为了.
希望能帮到你
追问
我是自己写fifo,没有用官方提供的模块,只读只写双端口ram大小为1024x16,所以肯定没有溢出。时序也没有问题。我怀疑是不是altera提供的模块有问题呢?
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询