如何设计一个六十进制同步清零的计数器?

 我来答
月台小月亮
2023-06-06 · TA获得超过3584个赞
知道小有建树答主
回答量:148
采纳率:64%
帮助的人:5.9万
展开全部

用两片74LS160芯片设计一个同步六十进制计数器可使用同步级联、异步清零方式实现。

其中个位计数为十进制形式。个位与十位计数器之间采用同步及连方式,个位计数器的进位信号连接到十位计数器的使能端EP,或ET,或EP、ET的并联,完成个位对十位计数器的进位控制。十位计数器计数到6时,Q1=Q2=1,用个2与非门连接,以产生清0信号,并连接两个计数器的清0端。

数据位(D0~D3)全部挂低电平,其余计数器的输入端,挂高电平。计数器容量为10×10=100。2个数器同时连接到同一个计数脉冲CP,以低位计数器进位脉冲CO作高位计数器的工作状态控制脉冲EP、ET。经与非门输出空置数端,接成六进制计数形式。当计数器状态为59时,重新置数,并输出一进位到达六十进制。



扩展资料:

在同步清零的计数器电路中,RD‘ 出现低电平后要等下一个CLK信号到达时才能将触发器清零。而在异步清零的计数器电路中,只要RD’ 出现低电平,触发器立即被置零,不受CLK的控制。

计数器主要由触发器构成,按触发器的翻转的次序来分类。在同步计数器中,当计数脉冲输入时所有触发器是同时翻转的。

“同步”输入信号和时钟信号有关,实际上输入信号和时钟信号进行了与运算或者与非运算,输入信号和时钟信号的运算结果是有效的器件的状态才会改变。

同步信号可以过滤掉不正确状态跳变对逻辑的影响,但是需要保证有效输入信号在时钟信号跳变钱完成跳变,否则输入信号就是无效的。

参考资料来源:百度百科——同步计数器

百度百科——异步清零

已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式