新手modelsim仿真,有个模块对两组数据进行异或(Verilog)

我测试里面定义reg[7:0]A;reg[7:0]B;A=101010;B=100101;怎么在设计文件里写异或门电路(用过称赋值语句,连续赋值好像不行),得出L=001... 我测试里面定义 reg [7:0] A;reg [7:0]B; A=101010;B=100101;怎么在设计文件里写异或门电路(用过称赋值语句,连续赋值好像不行),得出L=001111。求具体代码 展开
 我来答
帐号已注销
2016-05-11 · TA获得超过8230个赞
知道小有建树答主
回答量:1146
采纳率:94%
帮助的人:225万
展开全部
首先你定义的A和B都是0到7,一共8bit 这样操作出来的结果也是8位的,你得到的L才是6位,这种代码习惯首先不好。至于异或运算,你直接查询语法资料中对于连个操作数做异或运算的运算符,然后对于综合出来的原理图核对一下。
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式