如何在fpga上实现将25M晶振频率分频为1HZ的信号,求Verilog HDL完整程序

 我来答
小杵叶峋
推荐于2017-10-10
知道答主
回答量:3
采纳率:0%
帮助的人:2.7万
展开全部
module div(clk25M,clkout); //分频,产生1HZ频率
input clk25M; //输入24MHz,输出1Hz
output reg clkout;
integer A=0; //计数器
always@(posedge clk10M)
if(A<=12500000)A<=A+1; //计数器每记到12.5M,clk翻转一次
else begin clkout<=~clkout;A<=0;end
endmodule
xingxings11
2013-12-06 · 超过13用户采纳过TA的回答
知道答主
回答量:63
采纳率:0%
帮助的人:43.9万
展开全部
这个直接用锁相环PLL不就行了,设置下参数,立马就能实现。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式