FPGA 程序,每次编译,下载到板子中,现象不一样?怎么解决啊 20

 我来答
偶算命大仙
2014-09-18 · TA获得超过124个赞
知道答主
回答量:101
采纳率:0%
帮助的人:64.1万
展开全部
编译后有报错吗?比如时序不过关等等

另外,如果是xilinx的fpga,你可以用chipscope,如果是altera的fpga,用signaltap。观察在板子里的各种信号,可以定位你的问题,估计还是你的程序设计有bug
匿名用户
2014-10-20
展开全部
如果你的工程所占资源量不大,就只能说是你的代码写得不行,没有做好同步设计
追问
同步设计?请具体讲下。刚接触FPGA。。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
匿名用户
2014-09-18
展开全部
约束了吗?时序报告分析了吗?
追问
是查看编译后的 Report吗?  红色部分都是有问题的吧  在哪可以修改  消除呢
追答
是看布局布线之后的静态时序报告,有哪些不满足的地方,如果是组合逻辑过长,可以插入寄存器,如果扇出太多可以在选项中限制扇出数,具体都是根据你的设计来,情况很多讲不完的,如果时序差的不大,可以更换布局布线的策略或者种子多跑几次,版本稳定后把设置固定下来就不要动了
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 1条折叠回答
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式