fpga 输入引脚未用 如何处理

 我来答
IF真相
推荐于2017-09-26 · TA获得超过4.5万个赞
知道大有可为答主
回答量:5991
采纳率:57%
帮助的人:3584万
展开全部
设为三态输入.

fpga管脚配置

1:IO standard:这个是用于支持对应不同的电平标准。FPGA IO口的电压由IO bank上的VCC引入。一个bank上引入3.3V TTL电平,那么此时整个bank上输出3.3V的TTL电平。设置这个第一是为了和current strength一起计算功率。第二个是用于在IO口上加载正确的上拉/下拉电阻。只要你设置完成,Quartus会按照:电平标准自动布线。

2:IO Bank:在quartus pin planner 的top view下右键然后点击 show IO banks,这个时候就会看到FPGA的管脚被几种颜色划分开了。一种颜色下的IO口代表一组bank。你在吧管脚的location约束完成以后。IO Bank会自动填充完毕的。

3:Group:Group就是所输出的信号的名字。比如有一组信号叫cnt。对cnt的某一根赋值,这里的Group会自动填充为cnt 。

4:Reserved:这个是对管脚内部的IO逻辑进行约束的,介绍几个。bidrectional:双向,tri-state:三态等等。这个约束的是FPGA在IO端的输入输出区域的逻辑。比如选择tri-state。那么这个时候,在IO口前部的IO区,quartus会自动给生成一个三态门

5:Vref Group:这个Group是bank内部的细分区域,因为一个bank可能多达60个脚。为了快速定位,可以利用这个vref group来找到某个管脚。(这个是非修改属性)无法修改。
意法半导体(中国)投资有限公司
2023-06-12 广告
STM32F103C8T6是一款基于ARM Cortex-M3内核的微控制器,具有以下基本参数:1. 工作频率:72MHz2. 外部时钟:最高可达120MHz3. 存储器容量:64K bytes4. 数据总线宽度:32位5. 输入/输出端口... 点击进入详情页
本回答由意法半导体(中国)投资有限公司提供
weiyanda
2010-08-21
知道答主
回答量:13
采纳率:0%
帮助的人:14.4万
展开全部
输入引脚未用?那你还编程时就不应该包含这些引脚。这样系统会更稳定。

参考资料: Verilog 数字系统设计教程 夏宇闻编著

已赞过 已踩过<
你对这个回答的评价是?
评论 收起
百度网友ff5a3da
2010-08-21
知道答主
回答量:15
采纳率:0%
帮助的人:10.7万
展开全部
输入管脚可以配置成上拉或者下拉,一般fpga的io内部都有上拉或者下拉电阻。
本回答被网友采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
ytulin
2010-08-26
知道答主
回答量:98
采纳率:0%
帮助的人:58万
展开全部
如果你是画pcb是未用,那么悬空就可以了
如果你是在编程那么应该在设置中设为三态输入
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
eeko2005
2010-08-23 · TA获得超过1357个赞
知道小有建树答主
回答量:825
采纳率:100%
帮助的人:275万
展开全部
一般做法设为三态输入.
本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(4)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式