上啦电阻就是输出高电平 下拉就是输出低电平吗?各接在什么位置
4个回答
展开全部
上拉电阻就是一个接到电源正极(VCC)的电阻。
下拉电阻就是一个接到电源负极(GND)的电阻。
问: 为什么要接上拉电阻或者下拉电阻。不接行不行?
一般来说,你电路中(无论是输入还是输出)要它是高电平有效的,就接下拉电阻,保证在没有信号的情况下是低电平。反只,你你电路中(无论是输入还是输出)要它是低电平有效的,就接上拉电阻,保证在没有信号的情况下是高电平。
如果不接的话,状态不确定,这个信号(输入或者输出)有可能是高电平,也有可能是低电平。所以电路就不稳定,接了上拉电阻或者下拉电阻后,电路的稳定性提高了。
下拉电阻就是一个接到电源负极(GND)的电阻。
问: 为什么要接上拉电阻或者下拉电阻。不接行不行?
一般来说,你电路中(无论是输入还是输出)要它是高电平有效的,就接下拉电阻,保证在没有信号的情况下是低电平。反只,你你电路中(无论是输入还是输出)要它是低电平有效的,就接上拉电阻,保证在没有信号的情况下是高电平。
如果不接的话,状态不确定,这个信号(输入或者输出)有可能是高电平,也有可能是低电平。所以电路就不稳定,接了上拉电阻或者下拉电阻后,电路的稳定性提高了。
展开全部
1.上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。
2.需要注意的是,上拉电阻太大会引起输出电平的延迟。(RC延时)
3.上拉电阻阻值的选择原则包括:
(1) 从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 (2)从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
(3)对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑
以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
4.下拉电阻:和上拉电阻的原理差不多, 只是拉到GND去而已。 那样电平就会被拉低。 下拉电阻一般用于设定低电平或者是阻抗匹配(抗回波干扰)。
2.需要注意的是,上拉电阻太大会引起输出电平的延迟。(RC延时)
3.上拉电阻阻值的选择原则包括:
(1) 从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 (2)从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
(3)对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑
以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
4.下拉电阻:和上拉电阻的原理差不多, 只是拉到GND去而已。 那样电平就会被拉低。 下拉电阻一般用于设定低电平或者是阻抗匹配(抗回波干扰)。
参考资料: http://baike.baidu.com/view/1106477.htm
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
你对上、下拉电阻的理解没错。
具体联接取决于所用芯片的输出设计。当采用NPN型三极管输出时,若为射极输出,则内部已经将集电极接正电源,此时使用“下拉电阻”,可以保证“0”状态为0V;若为集电极输出,则内部已经将发射极接地,此时使用下拉电阻。可以保证“1”状态为电源电位。
具体联接取决于所用芯片的输出设计。当采用NPN型三极管输出时,若为射极输出,则内部已经将集电极接正电源,此时使用“下拉电阻”,可以保证“0”状态为0V;若为集电极输出,则内部已经将发射极接地,此时使用下拉电阻。可以保证“1”状态为电源电位。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
上拉电阻就是将引脚通过一个电阻接到电源。
下拉电阻就是将引脚通过一个电阻接到地。
至于是高电平还是低电平由电路的状态确定
下拉电阻就是将引脚通过一个电阻接到地。
至于是高电平还是低电平由电路的状态确定
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询