FPGA 配置引脚问题

 我来答
己学好4
2016-04-07 · TA获得超过1.5万个赞
知道大有可为答主
回答量:1.1万
采纳率:91%
帮助的人:5186万
展开全部
seg7_test.v
?

1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22

/*
* seg7 x 8 查找表测试文件
*/

module seg7_test(
input CLOCK_50,

output [7:0] SEG7_DIG,
output [7:0] SEG7_SEG
);

seg7_8_LUT u0(
.i_clock(CLOCK_50),
.i_turn_off(8'b1100_0000), // 熄灭位[此处取第7、6位
.i_dp(8'b0000_0100), // 小数点位[此处取第2位
.i_data(32'hAB_CDEF), // 欲显数据[16进制

.o_dig(SEG7_DIG),
.o_seg(SEG7_SEG)
);

endmodule

此例化文件共需要17个管脚。接下来我和大家一起讨论使用QII分配管脚的两种常用方法。
方法一:Import Assignments
步骤1:使用记事本或类似软件新建一个txt文件(或csv文件),按如下格式编写管脚分配内容(不同的开发版,其内容也不同,本文以我使用的艾米电子2C8开发版为范例)。
注意:To和Location两个关键字中间有一个半角逗号。

图1 pin.txt
步骤2:在QII软件中,选择“Assignments —— Import Assignments”。如图所示,导入xxx.txt文件即可。

图2 导入pin.txt
步骤3:在QII软件中,选择“Assignments —— Pin”标签(或者点击按钮) ,打开Pin Planner,验证管脚是否分配正确。

图3 验证管脚是否分配正确
方法二:source xxx.tcl
步骤1:在QII软件中,使用“Assignments —— Remove Assignments”标签,移除管脚分配内容,以确保此次操作,分配的管脚没有因为覆盖而出现错误的情况。

图4 Remove Assignments
注:在未执行任何管脚分配操作新工程中,可跳过步骤1。
步骤2:使用记事本或类似软件新建一个tcl文件,按如下格式编写管脚分配内容(不同的开发版,其内容也不同,本文以我使用的艾米电子2C8开发版为范例)。
注意关键字set_location_assignment和-to的用法。

图5 pin.tcl
步骤3:执行pin.tcl
方法1:在QII软件中,使用“View —— Utility Windows —— Tcl Console”标签,打开Quartus II Tcl Console。执行语句:

图6 source pin.tcl
方法2:在QII软件中,使用“Tools —— Tcl Scripts …”标签,打开Tcl Scripts。

图7 Tcl Scripts
选择pin.tcl,选择“Run”标签,执行Tcl文件。
步骤4:同方法1的步骤3。
北京康思
2018-09-20 广告
1、基本功能。市面上的电子负载均有基本的四项功能:恒流、恒压、恒阻和恒功率(安捷伦没有恒功率)。在功能基本相同,精确度相差不大的情况下,怎么判断是否符合要求呢?CHROMA和博计的电子负载只有一套工作电路,就是恒流功能。其他功能是根据欧姆定... 点击进入详情页
本回答由北京康思提供
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式