求串转并电路设计电路图?要求SN74HC595级联,16路输出 20

 我来答
lishimin1972
2014-01-12 · TA获得超过741个赞
知道小有建树答主
回答量:391
采纳率:0%
帮助的人:452万
展开全部

  1. 为了保证串行信号的时钟不失步,一定要引入CLR控制。

  2. DCLK是把DIN信号移入到一级寄存器中。

  3. RCLK是把一级寄存器中内容送到二级寄存器中,即输出脚。

  4. 74LS595的9脚与7脚信号不一样,9脚来自一级寄存器,7脚来自二级。

控制要诀三步走:

  1. 发CLR信号。为保证不发生屏闪,可以每百次屏幕输出激发一次CLR信号。

  2. DCLK和DIN配合移位发送16个数据位,此时输出不发生变化。

  3. 发送 RCLK信号,将一级寄存器内容送到二级输出。

spring073
2013-12-30 · TA获得超过3028个赞
知道小有建树答主
回答量:1233
采纳率:80%
帮助的人:335万
展开全部

这是我做的用2片595来驱动8位数码管的电路,RB234是PIC单片机的I/O端口,希望对你有点用。

更多追问追答
追问
你知道QH'值的是如何变化的吗?
1、IC3芯片的SER引脚输入8个值,并分别移位到QA~QH满的时候,QH'的值是QH呢还是QG呢
2、这个时候IC4的QA=QH',那么IC4的QA等俞IC3的的QG还是IC3的QH呢?
追答
我是这样控制的,把16个数移位输入,完成后再同时输出就可以。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式