FPGA中用verilog编写的模块和用SOPC搭建的nios软核都用到了SDRAM,请问怎么协调使用呢? 10
2个回答
展开全部
引脚名字要取一样的,在FPGA内部可以通过判断寄存器来区分,要是定义成两种名字肯定报错啊!
追问
那是不是名字取一样的,就可以用了吗?如果同时读取SDRAM可行吗?不会互相影响导致读取错误吗?
追答
要是都是verilog编写的可能对SDRAM的读写可以控制,要是一个是软核一个是verilog,这个真不知道,没试过。软核和SDRAM的关系好像是电脑的cpu和内存一样,估计是不能随便占用的。你要是verilog编写的程序用了,软核是不是就死机了???这个还真不知道......帮不到你了
意法半导体(中国)投资有限公司
2023-06-12 广告
2023-06-12 广告
STM32F103C8T6是一款基于ARM Cortex-M3内核的微控制器,具有以下基本参数:1. 工作频率:72MHz2. 外部时钟:最高可达120MHz3. 存储器容量:64K bytes4. 数据总线宽度:32位5. 输入/输出端口...
点击进入详情页
本回答由意法半导体(中国)投资有限公司提供
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询
广告 您可能关注的内容 |