总线周期中,何时需要插入等待周期?插入等待周期的个数,取决于什么因素? 5
2个回答
展开全部
需要延长总线周期时需要插入等待状态Tw,插在T3后。插入Tw周期的个数取决于READY电平维持的时间。
上面时序图中给出的都是标准总线周期,且是假定存储器或I/O端口的工作速度能够适应8086的总线周期时序。如果使用的存储器或I/O端口不能满足标准总线周期时序的要求,就需要考虑插入等待时钟。
以读为例,如果在 有效期间不能将读入数据送到数据总线,或者在8086读取数据的时刻数据在数据总线上不能达到稳定,那么可以提出申请,以便插入等待时钟Tw。为此,8086设置了READY引脚。
扩展资料:
由于存储器和I/O端口是挂接在总线上的,CPU对存储器和I/O接口的访问,是通过总线实现的。通常把CPU通过总线对微处理器外部(存储器或I/O接口)进行一次访问所需时间称为一个总线周期。一个总线周期一般包含4个时钟周期,这4个时钟周期分别称4个状态即T1状态、T2状态、T3状态和T4状态,必要时,可在T3、T4间插入一个至数个Tw。
参考资料来源:百度百科-总线周期
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询