寄存器的原理
2个回答
展开全部
寄存器的基本单元是
D触发器,按照其用途分为基本寄存器和移位寄存器
基本寄存器(见图)是由
D触发器组成,在
CP
脉冲作用下,每个
D触发器能够寄存一位二进制码。在
D=0
时,寄存器储存为
0,在
D=1
时,寄存器储存为
1。 在低电平为
0、高电平为
1
时,需将信号源与
D
间连接一反相器,这样就可以完成对数据的储存。
需要强调的是,目前大型数字系统都是基于时钟运作的,其中寄存器一般是在时钟的边缘被触发的,基于电平触发的已较少使用。(通常说的CPU的频率就是指数字集成电路的时钟频率)
移位寄存器按照移位方向可以分为单向移位寄存器和双向移位寄存器
单向移位寄存器是由多个
D
触发器串接而成(见图),在串口
Di
输入需要储存的数据,触发器
FF0
就能够储存当前需要储存数据,在
CP
发出一次时钟控制脉冲时,串口
Di
同时输入第二个需要储存是的数据,而第一个数据则储存到触发器
FF1
中。
双向移位寄存器按图中方式排列,调换连接端顺序,可以控制寄存器向左移位,增加控制电路可以使寄存器右移,这样构成双向移位寄存器。
D触发器,按照其用途分为基本寄存器和移位寄存器
基本寄存器(见图)是由
D触发器组成,在
CP
脉冲作用下,每个
D触发器能够寄存一位二进制码。在
D=0
时,寄存器储存为
0,在
D=1
时,寄存器储存为
1。 在低电平为
0、高电平为
1
时,需将信号源与
D
间连接一反相器,这样就可以完成对数据的储存。
需要强调的是,目前大型数字系统都是基于时钟运作的,其中寄存器一般是在时钟的边缘被触发的,基于电平触发的已较少使用。(通常说的CPU的频率就是指数字集成电路的时钟频率)
移位寄存器按照移位方向可以分为单向移位寄存器和双向移位寄存器
单向移位寄存器是由多个
D
触发器串接而成(见图),在串口
Di
输入需要储存的数据,触发器
FF0
就能够储存当前需要储存数据,在
CP
发出一次时钟控制脉冲时,串口
Di
同时输入第二个需要储存是的数据,而第一个数据则储存到触发器
FF1
中。
双向移位寄存器按图中方式排列,调换连接端顺序,可以控制寄存器向左移位,增加控制电路可以使寄存器右移,这样构成双向移位寄存器。
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询