自己做的FPGA最小系统芯片是ALTERA的EP2C5T144C8N,上电后,万用表测IO引脚是3V,正常应该是0,为什么?

 我来答
long549
2014-01-17 · TA获得超过513个赞
知道小有建树答主
回答量:152
采纳率:0%
帮助的人:141万
展开全部
1楼说的对。
补充:如果你画图的时候,外部没有接上下拉,你可以软件配置一下IO口输出,调整输出为0,实际测出是0,只是说明初始状态为1(要改善这点,可以加一个下拉电阻,比如4.7k)。
如果调整输出为0后(保证端口配置正确),还是3V,可以看看回路上是否有和电源短路的地方。另外一种情况就是其他外设馈电导致,你只做了一个最小系统,应该没有这方面的影响。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
lishimin1972
2014-01-17 · TA获得超过741个赞
知道小有建树答主
回答量:391
采纳率:0%
帮助的人:449万
展开全部

这要看你的芯片编程前的设置:所有的没有使用的引脚如何设置:

  1. 高阻

  2. 上拉到VCC

  3. 下拉到GND

如果你选择2,则万用表测量必定是3.3V

如果你选择1,则万用表测量可能是3V,但是其推动能力有限,一个10K电阻接地即可让其测量值为0V

如果你选择3,则正常应该是0V

本回答被提问者和网友采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
huaiidanzi
2014-01-17 · 超过11用户采纳过TA的回答
知道答主
回答量:30
采纳率:0%
帮助的人:18.2万
展开全部
编程完成后,在生产下载的.SOF或者.pof文件时要分配I/O脚,就在分配IO的时候,你可以选择空闲IO的输出电平,还有要选择电平逻辑,比如TTL,LVTTL,LVCOMS........
追问
空闲IO怎么设置输出电平?
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
量子002
2014-01-17 · TA获得超过4212个赞
知道大有可为答主
回答量:4082
采纳率:66%
帮助的人:895万
展开全部
楼上说的对,得看你的quartusII里面的设置默认电平值
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(2)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式