pcb四层板 电源层分割

板子上有个cpld,io口是3.3v,内核是1.8v,还有个芯片类似,io3.3,内核2.5v,其他基本3.3v。画4层板时这1.8和2.5的怎么处理,是在内电层vcc上... 板子上有个cpld,io口是3.3v,内核是1.8v,还有个芯片类似,io3.3,内核2.5v,其他基本3.3v。画4层板时这1.8和2.5的怎么处理,是在内电层vcc上分割吗,尤其是这几个芯片3.3和另一个电位的管脚是交替的,不会把电源层搞得支离破碎吗,会不会有问题。还有板子100MHz左右,纯数字,高频性能上需要考虑很多吗。还有一般是不是都打过孔,然后用一小段线连到焊盘上 展开
 我来答
wongwenku
2014-06-30 · 超过30用户采纳过TA的回答
知道答主
回答量:87
采纳率:0%
帮助的人:58.3万
展开全部
顶层和底层走线,第2层地层,第三层电源层
当然,顶层和底层也可以处理一些网络数较少的电源连接。中间的电源和地层尽量少分割,用来避免信号线的跨分割。100M左右,问题不大,按照一般数字设计规则就行,时钟线要处理好就行
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式