展开全部
太多了,给你点建议吧。
第四题
AC=A(B+B')C
BC'=ABC'+A'BC'
A'B=A'BC+A'BC'
三个带进去 ,然后用公式等进行简化,也可以画卡若图进行简化。
第四题
AC=A(B+B')C
BC'=ABC'+A'BC'
A'B=A'BC+A'BC'
三个带进去 ,然后用公式等进行简化,也可以画卡若图进行简化。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
1.143,10001111,217
2.147,93
3.
二1错2对3错4不知道5错6错7对
晕,我后来找到答案了。
一、填空(20分)
1. 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。
(3EC)H = ( 1004 )D,(2003) D = (11111010011)B = ( 3723)O。
2. 有一数码10010011,作为自然二进制数时,它相当于十进制数 147 ,作为8421BCD码时,它相当于十进制数 93 。
3. 已知某函数 ,该函数的反函数 =
4. 如果对键盘上108个符号进行二进制编码,则至少要 7 位二进制数码。
5. 在TTL门电路的一个输入端与地之间接一个10K?电阻,则相当于在该输入端输入 高 电平;
在CMOS门电路的输入端与电源之间接一个1K?电阻,相当于在该输入端输入 高 电平。
6.TTL电路的电源电压为 5 V, CMOS电路的电源电压为 3—18 V 。
7. 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出 应为 10111111 。
8. 一个10位地址码、8位输出的ROM,其存储容量为 8K 或213 。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有 11 根地址线,有 16 根数据读出线。
10 .能够实现“线与”的TTL门电路叫 OC门 ,能够实现“线与”的CMOS门电路叫 OD门。
二、完成以下要求。(8分)
1. 要实现Y=A+B的逻辑关系,请正确连接多余端。
(a)多余端接电源或与A或B接在一起 (b)多余端接地或与A或B接在一起
2. 写出下图的逻辑表达式。
三、用代数法将下列函数化简为最简与或表达式。(9分)
1. ; = B
2.. =
3.
= 1
四、用卡诺图法化简函数,写出它们的最简与或表达式。 (9分)
1. ;Y1=
3. ,约束条件AB+BC=0;Y2 =
4. . =
五、请根据题图和题表, 完成以下要求: (7分)
1. 按表1栏的要求, 图中完善F1~F5的逻辑符号,并按图中的逻辑符号将F6~F7的名称填入相应位置;
2. 在表2栏中填入各输出端的逻辑表达式;
3. 若ABCD = 1001,将各输出值填入表3栏中。
F1 F2 F3 F4 F5 F6 F7
1 与非门 或非门 异或门 同或门 与或非门 OC或OD 三态门
2 略 略 略 略 略 略 略
3 1 0 1 0 0 0 0
六、用四选一数据选择器74LS153设计一个3变量的多数表决电路。 (10分)
Y
过程略
七、用集成二进制译码器74LS138和与 八、请画出题图电路的Q0、Q1的输出波形,
非门构成全加器。(10分) 假设初始状态皆为0。 (8分)
(过程略)
九、分析用集成十进制同步可逆计数器CT74LS192组成的下列计数器分别是几进制计数器。CT74LS192的CR为异步清零端(高电平有效), 为异步置数控制端(低电平有效),CPU、CPD为加、减计数脉冲输入端(不用端接高电平), 和 分别为进位和借位输出端。 (8分)
(a) (b)
(a)为6进制加计数器; (b)为23进制加计数器
十、写出由ROM所实现的逻辑函数的表达式。 (8分)
十一、请指出下列555电路的名称。(4分)
(施密特触发器) ( 多谐振荡器)
你要是没找到我发给你,
请采纳
我可以帮助你,你先设置我最佳答案后,我百度Hii教你。
2.147,93
3.
二1错2对3错4不知道5错6错7对
晕,我后来找到答案了。
一、填空(20分)
1. 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。
(3EC)H = ( 1004 )D,(2003) D = (11111010011)B = ( 3723)O。
2. 有一数码10010011,作为自然二进制数时,它相当于十进制数 147 ,作为8421BCD码时,它相当于十进制数 93 。
3. 已知某函数 ,该函数的反函数 =
4. 如果对键盘上108个符号进行二进制编码,则至少要 7 位二进制数码。
5. 在TTL门电路的一个输入端与地之间接一个10K?电阻,则相当于在该输入端输入 高 电平;
在CMOS门电路的输入端与电源之间接一个1K?电阻,相当于在该输入端输入 高 电平。
6.TTL电路的电源电压为 5 V, CMOS电路的电源电压为 3—18 V 。
7. 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出 应为 10111111 。
8. 一个10位地址码、8位输出的ROM,其存储容量为 8K 或213 。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有 11 根地址线,有 16 根数据读出线。
10 .能够实现“线与”的TTL门电路叫 OC门 ,能够实现“线与”的CMOS门电路叫 OD门。
二、完成以下要求。(8分)
1. 要实现Y=A+B的逻辑关系,请正确连接多余端。
(a)多余端接电源或与A或B接在一起 (b)多余端接地或与A或B接在一起
2. 写出下图的逻辑表达式。
三、用代数法将下列函数化简为最简与或表达式。(9分)
1. ; = B
2.. =
3.
= 1
四、用卡诺图法化简函数,写出它们的最简与或表达式。 (9分)
1. ;Y1=
3. ,约束条件AB+BC=0;Y2 =
4. . =
五、请根据题图和题表, 完成以下要求: (7分)
1. 按表1栏的要求, 图中完善F1~F5的逻辑符号,并按图中的逻辑符号将F6~F7的名称填入相应位置;
2. 在表2栏中填入各输出端的逻辑表达式;
3. 若ABCD = 1001,将各输出值填入表3栏中。
F1 F2 F3 F4 F5 F6 F7
1 与非门 或非门 异或门 同或门 与或非门 OC或OD 三态门
2 略 略 略 略 略 略 略
3 1 0 1 0 0 0 0
六、用四选一数据选择器74LS153设计一个3变量的多数表决电路。 (10分)
Y
过程略
七、用集成二进制译码器74LS138和与 八、请画出题图电路的Q0、Q1的输出波形,
非门构成全加器。(10分) 假设初始状态皆为0。 (8分)
(过程略)
九、分析用集成十进制同步可逆计数器CT74LS192组成的下列计数器分别是几进制计数器。CT74LS192的CR为异步清零端(高电平有效), 为异步置数控制端(低电平有效),CPU、CPD为加、减计数脉冲输入端(不用端接高电平), 和 分别为进位和借位输出端。 (8分)
(a) (b)
(a)为6进制加计数器; (b)为23进制加计数器
十、写出由ROM所实现的逻辑函数的表达式。 (8分)
十一、请指出下列555电路的名称。(4分)
(施密特触发器) ( 多谐振荡器)
你要是没找到我发给你,
请采纳
我可以帮助你,你先设置我最佳答案后,我百度Hii教你。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询