xilinx FPGA 专用管脚上电加载完成后是高阻态吗 20

SPIFlashM25P32中存放了FPGA的配置程序和用户应用程序,可不可以将FPGA对flash的控制管脚即接到专用管脚又接到普通IO上,当上电时自动加载配置程序,之... SPI Flash M25P32中存放了FPGA的配置程序和用户应用程序,可不可以将FPGA对flash的控制管脚即接到专用管脚又接到普通IO上,当上电时自动加载配置程序,之后再通过普通IO读取应用程序;现在想知道上电加载完成后FPGA的专用管脚是不是高组太,会不会对普通IO产生影响,麻烦大侠指教。。。。 展开
 我来答
若以下回答无法解决问题,邀请你更新回答
百度网友c5bf415bd
2014-12-31 · TA获得超过263个赞
知道小有建树答主
回答量:448
采纳率:100%
帮助的人:174万
展开全部
具体要看IC SPEC,你可以去官网下啊,大部分不用的话是默认高阻的,好像ISE里面可以改
追问
你好,我上电的时候要从SPI flash 中自动加载程序,这个时候是专用管脚,完成后要从spi flash中读取数据,这个时候用的是普通IO,就是在硬件上SPI flash即连了专用管脚,又连了普通IO,这样有影响吗?
追答
这个要看具体的电路情况及IC噢,我也不太清楚,没这样用过,一般FPGA管脚很多,没必要复用
本回答被网友采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 1条折叠回答
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式