组合逻辑电路的设计方法
展开全部
组合逻辑电路的设计与分析过程相反,其步骤大致如下:
(1)根据对电路逻辑功能的要求,列出真值表;
(2)由真值表写出逻辑表达式;
(3)简化和变换逻辑表达式,从而画出逻辑图。
组合逻辑电路的设计,通常以电路简单,所用器件最少为目标。在前面所介绍的用代数法和卡诺图法来化简逻辑函数,就是为了获得最简的形式,以便能用最少的门电路来组成逻辑电路。
但是,由于在设计中普遍采用中、小规模集成电路(一片包括数个门至数十个门)产品,因此应根据具体情况,尽可能减少所用的器件数目和种类,这样可以使组装好的电路结构紧凑,达到工作可靠而且经济的目的。
简单的逻辑电路通常是由门电路构成,也可以用三极管来制作。
例如:一个NPN三极管的集电极和另一个NPN三极管的发射极连接,这就可以看作是一个简单的与门电路,此时非门可以利用内部结构,使输入的电平变成相反的电平;与门可以利用内部结构,使输入两个高电平。
反之,当两个三极管的基极都接高电平的时候,电路导通,而只要有一个不接高电平,电路就不导通;这种思路广泛应用于计算机、数字控制、通信、自动化和仪表等方面。
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询