Verilog HDL的问题: supplyX
module里面:supply1VCC;supply0GND;有时候有,有时候没有,设计上有什么区别么?(综合仿真实际电路等)一楼,这个答案还需要问么.写个全加器,里面有...
module里面:
supply1 VCC;
supply0 GND;
有时候有,有时候没有,设计上有什么区别么?(综合仿真实际电路等)
一楼,这个答案还需要问么.
写个全加器,里面有没有这个对我的综合仿真根本不影响,你怎么去理解的? 展开
supply1 VCC;
supply0 GND;
有时候有,有时候没有,设计上有什么区别么?(综合仿真实际电路等)
一楼,这个答案还需要问么.
写个全加器,里面有没有这个对我的综合仿真根本不影响,你怎么去理解的? 展开
3个回答
展开全部
驱动能力不一样
这个是为了区分 与逻辑 0 和1更广的表示范围
比如上拉 下拉 这个是比 0和1更强的驱动能力
这个是为了区分 与逻辑 0 和1更广的表示范围
比如上拉 下拉 这个是比 0和1更强的驱动能力
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
线网型
supply1用于对电源建模,即为高电平;
supply0用于对“地”建模,即为低电平。
supply1用于对电源建模,即为高电平;
supply0用于对“地”建模,即为低电平。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询
广告 您可能关注的内容 |