求助Chipscope Pro Analyzer 的问题
1个回答
2015-08-30
展开全部
待观测信号描述:
1.fx3_wr_i_pin:FX3输出给FPGA的写信号,高电平有效,中间没有加端接,直接连接,PCB阻抗50Ω±5%。
时钟100MHz由FX3供给,单端,源同步,时钟做了10ns周期约束,读写数据及控制信号做了offset约束,实现通过。
IO电平标准IOSTANDARD="LVCMOS33";
时序约束:
TIMESPEC TS_fx3_clk_i_pin = PERIOD "fx3_clk_i_pin" 10 ns HIGH 50% INPUT_JITTER 100 ps;
TIMEGRP "FX3_INPUT" OFFSET = IN 2 ns VALID 4 ns BEFORE "fx3_clk_i_pin" RISING;
2.fx3_wr_i_pin_IBUF:fx3_wr_i_pin进入FPGA的入口信号,由Chipscope抓取。
3.fx3_wr_w:fx3_wr_i_pin_IBUF经过一级D触发器后的信号,由Chipscope抓取,这个D触发器约束在了IOB中。
1.fx3_wr_i_pin:FX3输出给FPGA的写信号,高电平有效,中间没有加端接,直接连接,PCB阻抗50Ω±5%。
时钟100MHz由FX3供给,单端,源同步,时钟做了10ns周期约束,读写数据及控制信号做了offset约束,实现通过。
IO电平标准IOSTANDARD="LVCMOS33";
时序约束:
TIMESPEC TS_fx3_clk_i_pin = PERIOD "fx3_clk_i_pin" 10 ns HIGH 50% INPUT_JITTER 100 ps;
TIMEGRP "FX3_INPUT" OFFSET = IN 2 ns VALID 4 ns BEFORE "fx3_clk_i_pin" RISING;
2.fx3_wr_i_pin_IBUF:fx3_wr_i_pin进入FPGA的入口信号,由Chipscope抓取。
3.fx3_wr_w:fx3_wr_i_pin_IBUF经过一级D触发器后的信号,由Chipscope抓取,这个D触发器约束在了IOB中。
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询