VHDL FPGA仿真是什么?

 我来答
匿名用户
2011-05-29
展开全部
VHDL 是用来描述从抽象到具体硬件级别的工业标注语言,并已经成为一种通用的硬件设计交换媒介
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。
FPGA仿真是验证你写的HDL代码是否符合设计要求的一项工作。
它分功能仿真和时序仿真二类。
一.功能仿真 ( 前仿真 )
功能仿真是指在一个设计中, 在设计实现前对所创建的逻辑进行的验证其功能是否正确的过程。 布局布线以前的仿真都称作功能仿真, 它包括综合前仿真( Pre-Synthesis Simulation )和综合后仿真( Post-Synthesis Simulation )。 综合前仿真主要针对基于原理框图的设计 ; 综合后仿真既适合原理图设计 , 也适合基于 HDL 语言的设计。
二.时序仿真(后仿真)
时序仿真使用布局布线后器件给出的模块和连线的延时信息, 在最坏的情况下对电路的行为作出实际地估价。 时序仿真使用的仿真器和功能仿真使用的仿真器是相同的, 所需的流程和激励也是相同的; 惟一的差别是为时序仿真加载到仿真器的设计包括基于实际布局布线设计的最坏情况的布局布线延时, 并且在仿真结果波形图中,时序仿真后的信号加载了时延, 而功能仿真没有。
意法半导体(中国)投资有限公司
2023-06-12 广告
单片机原理及应用 本书详细地介绍了MCS-51单片机的硬件结构、指令系统,从应用的角度介绍了汇编语言程序设计与各种硬件接口设计、各种常用的数据运算和处理程序、接口驱动程序以及MCS-51单片机应用系统的设计,并对MCS-51单片机应用系统设... 点击进入详情页
本回答由意法半导体(中国)投资有限公司提供
flamingwave
2011-05-22 · TA获得超过358个赞
知道小有建树答主
回答量:196
采纳率:100%
帮助的人:176万
展开全部
FPGA仿真是验证你写的HDL代码是否符合设计要求的一项工作。
它是用软件在电脑上验证。
分功能仿真和时序仿真二类。
具体做法是你用仿真语言写一个TESTBENCH仿真环境,
然后观察分析设计DUV(design under verification)的响应。
来判断这个DUV是否正确。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式