在Verilog中对于一个变量,是选成wire型还是选成reg型,根据什么标准来选择?
3个回答
展开全部
wire属于net型数据类型,相当于硬件电路中的各种物理连接,其特点是输出值紧跟输入值的变化而变化。例如,
wire cout=cin; //只要cin变化,cout就变化
reg属于variable型数据类型,必须放在过程语句中,通过过程赋值语句赋值;在过程块内被赋值的信号也必须定义成variable型。也就是说,要在always和initial中赋值的变量必须定义为variable型。
wire cout=cin; //只要cin变化,cout就变化
reg属于variable型数据类型,必须放在过程语句中,通过过程赋值语句赋值;在过程块内被赋值的信号也必须定义成variable型。也就是说,要在always和initial中赋值的变量必须定义为variable型。
追问
那是不是说reg型变量就是为了应用在过程块中呢?
追答
对不起,上面有个地方错了,是assign cout=cin;
可以这么说。wire型变量用在assign(持续赋值)中,reg用在过程块中
威孚半导体技术
2024-08-19 广告
2024-08-19 广告
威孚(苏州)半导体技术有限公司是一家专注生产、研发、销售晶圆传输设备整机模块(EFEM/SORTER)及核心零部件的高科技半导体公司。公司核心团队均拥有多年半导体行业从业经验,其中技术团队成员博士、硕士学历占比80%以上,依托丰富的软件底层...
点击进入详情页
本回答由威孚半导体技术提供
展开全部
过程语句中使用reg型变量,连续赋值语句中使用wire型变量。希望可以帮到你!
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
reg型是定义寄存器类型的变量的,用于定义域寄存器,而wire型数据常用来表示以assign关键字指定的组合逻辑信号。assign是连续赋值语句。希望对你有帮助。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询