FPGA重复读取同步SRAM所有地址数据,一定时间后随机出现某个或者某些地址为数据永久性出错,期间
FPGA重复读取同步SRAM所有地址数据,一定时间后随机出现某个或者某些地址为数据永久性出错,期间写控制位一直为无效状态,可能是哪些原因?...
FPGA重复读取同步SRAM所有地址数据,一定时间后随机出现某个或者某些地址为数据永久性出错,期间写控制位一直为无效状态,可能是哪些原因?
展开
3个回答
展开全部
存储器如果有一个 OE 引脚,需要拉低 OE 后读,读后拉高 OE,不然一段时间后(≈1s)清零。这个设计是为了避免长时间读取,以降低功耗,在许多低功耗的 Low power consumption 存储器中得到应用,适用于对节能性能要求很高的一些应用。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
是不是在读取的过程中SRAM中的数据被修改了???
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询