怎样做一块好的PCB板?
6个回答
展开全部
一、要明确设计目标
接受到一个设计任务,首先要明确其设计目标,是普通的PCB板、高频PCB板、小信号处理PCB板还是既有高频率又有小信号处理的PCB板,如果是普通的 PCB板,只要做到布局布线合理整齐,机械尺寸准确无误即可,如有中负载线和长线,就要采用一定的手段进行处理,减轻负载,长线要加强驱动,重点是防止长线反射。当板上有超过40MHz的信号线时,就要对这些信号线进行特殊的考虑,比如线间串扰等问题。如果频率更高一些,对布线的长度就有更严格的限制,根据分布参数的网络理论,高速电路与其连线间的相互作用是决定性因素,在系统设计时不能忽略。随着门传输速度的提高,在信号线上的反对将会相应增加,相邻信号线间的串扰将成正比地增加,通常高速电路的功耗和热耗散也都很大,在做高速PCB时应引起足够的重视。
当板上有毫伏级甚至微伏级的微弱信号时,对这些信号线就需要特别的关照,小信号由于太微弱,非常容易受到其它强信号的干扰,屏蔽措施常常是必要的,否则将大大降低信噪比。以致于有用信号被噪声淹没,不能有效地提取出来。
对板子的调测也要在设计阶段加以考虑,测试点的物理位置,测试点的隔离等因素不可忽略,因为有些小信号和高频信号是不能直接把探头加上去进行测量的。
此外还要考虑其他一些相关因素,如板子层数,采用元器件的封装外形,板子的机械强度等。在做PCB板子前,要做出对该设计的设计目标心中有数。
二、了解所用元器件的功能对布局布线的要求
我们知道,有些特殊元器件在布局布线时有特殊的要求,比如LOTI和APH所用的模拟信号放大器,模拟信号放大器对电源要求要平稳、纹波小。模拟小信号部分要尽量远离功率器件。在OTI板上,小信号放大部分还专门加有屏蔽罩,把杂散的电磁干扰给屏蔽掉。NTOI板上用的GLINK芯片采用的是ECL工艺,功耗大发热厉害,对散热问题必须在布局时就必须进行特殊考虑,若采用自然散热,就要把GLINK芯片放在空气流通比较顺畅的地方,而且散出来的热量还不能对其它芯片构成大的影响。如果板子上装有喇叭或其他大功率的器件,有可能对电源造成严重的污染这一点也应引起足够的重视。
三、元器件布局的考虑
元器件的布局首先要考虑的一个因素就是电性能,把连线关系密切的元器件尽量放在一起,尤其对一些高速线,布局时就要使它尽可能地短,功率信号和小信号器件要分开。在满足电路性能的前提下,还要考虑元器件摆放整齐、美观,便于测试,板子的机械尺寸,插座的位置等也需认真考虑。高速系统中的接地和互连线上的传输延迟时间也是在系统设计时首先要考虑的因素。信号线上的传输时间对总的系统速度影响很大,特别是对高速的ECL电路,虽然集成电路块本身速度很高,但由于在底板上用普通的互连线(每30cm线长约有2ns的延迟量)带来延迟时间的增加,可使系统速度大为降低.象移位寄存器,同步计数器这种同步工作部件最好放在同一块插件板上,因为到不同插件板上的时钟信号的传输延迟时间不相等,可能使移位寄存器产主错误,若不能放在一块板上,则在同步是关键的地方,从公共时钟源连到各插件板的时钟线的长度必须相等。
四、对布线的考虑
随着OTNI和星形光纤网的设计完成,以后会有更多的100MHz以上的具有高速信号线的板子需要设计,这里将介绍高速线的一些基本概念。
1.传输线
印制电路板上的任何一条“长”的信号通路都可以视为一种传输线。如果该线的传输延迟时间比信号上升时间短得多,那么信号上升期间所产生的反射都将被淹没。不再呈现过冲、反冲和振铃,对现时大多数的MOS电路来说,由于上升时间对线传输延迟时间之比大得多,所以走线可长以米计而无信号失真。而对于速度较快的逻辑电路,特别是超高速ECL 集成电路来说,由于边沿速度的增快,若无其它措施,走线的长度必须大大缩短,以保持信号的完整性。
有两种方法能使高速电路在相对长的线上工作而无严重的波形失真,TTL对快速下降边沿采用肖特基二极管箝位方法,使过冲量被箝制在比地电位低一个二极管压降的电平上,这就减少了后面的反冲幅度,较慢的上升边缘允许有过冲,但它被在电平“H”状态下电路的相对高的输出阻抗(50~80Ω)所衰减。此外,由于电平 “H”状态的抗扰度较大,使反冲问题并不十分突出,对HCT系列的器件,若采用肖特基二极管箝位和串联电阻端接方法相结合,其改善的效果将会更加明显。
当沿信号线有扇出时,在较高的位速率和较快的边沿速率下,上述介绍的TTL整形方法显得有些不足。因为线中存在着反射波,它们在高位速率下将趋于合成,从而引起信号严重失真和抗干扰能力降低。因此,为了解决反射问题,在ECL系统中通常使用另外一种方法:线阻抗匹配法。用这种方法能使反射受到控制,信号的完整性得到保证。
严格他说,对于有较慢边沿速度的常规TTL和CMOS器件来说,传输线并不是十分需要的.对有较快边沿速度的高速ECL器件,传输线也不总是需要的。但是当使用传输线时,它们具有能预测连线时延和通过阻抗匹配来控制反射和振荡的优点。
决定是否采用传输线的基本因素有以下五个。它们是:(1)系统信号的沿速率;(2)连线距离;(3)容性负载(扇出的多少);(4)电阻性负载(线的端接方式);(5)允许的反冲和过冲百分比(交流抗扰度的降低程度)。
2.传输线的几种类型
(1)同轴电缆和双绞线
它们经常用在系统与系统之间的连接。同轴电缆的特性阻抗通常有50Ω和75Ω,双绞线通常为110Ω。
(2)印制板上的微带线
微带线是一根带状导(信号线).与地平面之间用一种电介质隔离开。如果线的厚度、宽度以及与地平面之间的距离是可控制的,则它的特性阻抗也是可以控制的。
(3)印制板中的带状线
带状线是一条置于两层导电平面之间的电介质中间的铜带线。如果线的厚度和宽度、介质的介电常数以及两层导电平面间的距离是可控的,那么线的特性阻抗也是可控的。
3、端接传输线
在一条线的接收端用一个与线特性阻抗相等的电阻端接,则称该传输线为并联端接线。它主要是为了获得最好的电性能,包括驱动分布负载而采用的。有时为了节省电源消耗,对端接的电阻上再串接一个104电容形成交流端接电路,它能有效地降低直流损耗。在驱动器和传输线之间串接一个电阻,而线的终端不再接端接电阻,这种端接方法称之为串联端接。较长线上的过冲和振铃可用串联阻尼或串联端接技术来控制。串联阻尼是利用一个与驱动门输出端串联的小电阻(一般为10~75Ω)来实现的.这种阻尼方法适合与特性阻抗来受控制的线相联用(如底板布线,无地平面的电路板和大多数绕接线等)。
串联端接时串联电阻的值与电路(驱动门)输出阻抗之和等于传输线的特性阻抗.串联联端接线存在着只能在终端使用集总负载和传输延迟时间较长的缺点.但是,这可以通过使用多余串联端接传输线的方法加以克服。
4、非端接传输线
如果线延迟时间比信号上升时间短得多,可以在不用串联端接或并联端接的情况下使用传输线,如果一根非端接线的双程延迟(信号在传输线上往返一次的时间)比脉冲信号的上升时间短,那么由于非端接所引起的反冲大约是逻辑摆幅的15%。最大开路线长度近似为:
Lmax<tr/2tpd
式中:tr为上升时间,tpd为单位线长的传输延迟时间
5、几种端接方式的比较
并联端接线和串联端接线都各有优点,究竟用哪一种,还是两种都用,这要看设计者的爱好和系统的要求而定。并联端接线的主要优点是系统速度快和信号在线上传输完整无失真。长线上的负载既不会影响驱动长线的驱动门的传输延迟时间,又不会影响它的信号边沿速度,但将使信号沿该长线的传输延迟时间增大。在驱动大扇出时,负载可经分支短线沿线分布,而不象串联端接中那样必须把负载集总在线的终端。
串联端接方法使电路有驱动几条平行负载线的能力,串联端接线由于容性负载所引起的延迟时间增量约比相应并联端接线的大一倍,而短线则因容性负载使边沿速度放慢和驱动门延迟时间增大,但是,串联端接线的串扰比并联端接线的要小,其主要原因是沿串联端接线传送的信号幅度仅仅是二分之一的逻辑摆幅,因而开关电流也只有并联端接的开关电流的一半,信号能量小串扰也就小。
五、PCB板的布线技术 (大家多留意)
做PCB 时是选用双面板还是多层板,要看最高工作频率和电路系统的复杂程度以及对组装密度的要求来决定。在时钟频率超过200MHZ时最好选用多层板。如果工作频率超过350MHz,最好选用以聚四氟乙烯作为介质层的印制电路板,因为它的高频衰耗要小些,寄生电容要小些,传输速度要快些,还由于Z0较大而省功耗,对印制电路板的走线有如下原则要求:
(1)所有平行信号线之间要尽量留有较大的间隔,以减少串扰。如果有两条相距较近的信号线,最好在两线之间走一条接地线,这样可以起到屏蔽作用。
(2) 设计信号传输线时要避免急拐弯,以防传输线特性阻抗的突变而产生反射,要尽量设计成具有一定尺寸的均匀的圆弧线。
(3)印制线的宽度可根据上述微带线和带状线的特性阻抗计算公式计算,印制电路板上的微带线的特性阻抗一般在50~120Ω之间。要想得到大的特性阻抗,线宽必须做得很窄。但很细的线条又不容易制作。综合各种因素考虑,一般选择68Ω左右的阻抗值比较合适,因为选择68Ω的特性阻抗,可以在延迟时间和功耗之间达到最佳平衡。一条50Ω的传输线将消耗更多的功率;较大的阻抗固然可以使消耗功率减少,但会使传输延迟时间憎大。由于负线电容会造成传输延迟时间的增大和特性阻抗的降低。但特性阻抗很低的线段单位长度的本征电容比较大,所以传输延迟时间及特性阻抗受负载电容的影响较小。具有适当端接的传输线的一个重要特征是,分枝短线对线延迟时间应没有什么影响。当Z0为50Ω时。分枝短线的长度必须限制在2.5cm以内,以免出现很大的振铃。
(4)对于双面板(或六层板中走四层线),电路板两面的线要互相垂直,以防止互相感应产主串扰。
(5)印制板上若装有大电流器件,如继电器、指示灯、喇叭等,它们的地线最好要分开单独走,以减少地线上的噪声,这些大电流器件的地线应连到插件板和背板上的一个独立的地总线上去,而且这些独立的地线还应该与整个系统的接地点相连接。
(6)如果板上有小信号放大器,则放大前的弱信号线要远离强信号线,而且走线要尽可能地短,如有可能还要用地线对其进行屏蔽。
——Hampoo整理
接受到一个设计任务,首先要明确其设计目标,是普通的PCB板、高频PCB板、小信号处理PCB板还是既有高频率又有小信号处理的PCB板,如果是普通的 PCB板,只要做到布局布线合理整齐,机械尺寸准确无误即可,如有中负载线和长线,就要采用一定的手段进行处理,减轻负载,长线要加强驱动,重点是防止长线反射。当板上有超过40MHz的信号线时,就要对这些信号线进行特殊的考虑,比如线间串扰等问题。如果频率更高一些,对布线的长度就有更严格的限制,根据分布参数的网络理论,高速电路与其连线间的相互作用是决定性因素,在系统设计时不能忽略。随着门传输速度的提高,在信号线上的反对将会相应增加,相邻信号线间的串扰将成正比地增加,通常高速电路的功耗和热耗散也都很大,在做高速PCB时应引起足够的重视。
当板上有毫伏级甚至微伏级的微弱信号时,对这些信号线就需要特别的关照,小信号由于太微弱,非常容易受到其它强信号的干扰,屏蔽措施常常是必要的,否则将大大降低信噪比。以致于有用信号被噪声淹没,不能有效地提取出来。
对板子的调测也要在设计阶段加以考虑,测试点的物理位置,测试点的隔离等因素不可忽略,因为有些小信号和高频信号是不能直接把探头加上去进行测量的。
此外还要考虑其他一些相关因素,如板子层数,采用元器件的封装外形,板子的机械强度等。在做PCB板子前,要做出对该设计的设计目标心中有数。
二、了解所用元器件的功能对布局布线的要求
我们知道,有些特殊元器件在布局布线时有特殊的要求,比如LOTI和APH所用的模拟信号放大器,模拟信号放大器对电源要求要平稳、纹波小。模拟小信号部分要尽量远离功率器件。在OTI板上,小信号放大部分还专门加有屏蔽罩,把杂散的电磁干扰给屏蔽掉。NTOI板上用的GLINK芯片采用的是ECL工艺,功耗大发热厉害,对散热问题必须在布局时就必须进行特殊考虑,若采用自然散热,就要把GLINK芯片放在空气流通比较顺畅的地方,而且散出来的热量还不能对其它芯片构成大的影响。如果板子上装有喇叭或其他大功率的器件,有可能对电源造成严重的污染这一点也应引起足够的重视。
三、元器件布局的考虑
元器件的布局首先要考虑的一个因素就是电性能,把连线关系密切的元器件尽量放在一起,尤其对一些高速线,布局时就要使它尽可能地短,功率信号和小信号器件要分开。在满足电路性能的前提下,还要考虑元器件摆放整齐、美观,便于测试,板子的机械尺寸,插座的位置等也需认真考虑。高速系统中的接地和互连线上的传输延迟时间也是在系统设计时首先要考虑的因素。信号线上的传输时间对总的系统速度影响很大,特别是对高速的ECL电路,虽然集成电路块本身速度很高,但由于在底板上用普通的互连线(每30cm线长约有2ns的延迟量)带来延迟时间的增加,可使系统速度大为降低.象移位寄存器,同步计数器这种同步工作部件最好放在同一块插件板上,因为到不同插件板上的时钟信号的传输延迟时间不相等,可能使移位寄存器产主错误,若不能放在一块板上,则在同步是关键的地方,从公共时钟源连到各插件板的时钟线的长度必须相等。
四、对布线的考虑
随着OTNI和星形光纤网的设计完成,以后会有更多的100MHz以上的具有高速信号线的板子需要设计,这里将介绍高速线的一些基本概念。
1.传输线
印制电路板上的任何一条“长”的信号通路都可以视为一种传输线。如果该线的传输延迟时间比信号上升时间短得多,那么信号上升期间所产生的反射都将被淹没。不再呈现过冲、反冲和振铃,对现时大多数的MOS电路来说,由于上升时间对线传输延迟时间之比大得多,所以走线可长以米计而无信号失真。而对于速度较快的逻辑电路,特别是超高速ECL 集成电路来说,由于边沿速度的增快,若无其它措施,走线的长度必须大大缩短,以保持信号的完整性。
有两种方法能使高速电路在相对长的线上工作而无严重的波形失真,TTL对快速下降边沿采用肖特基二极管箝位方法,使过冲量被箝制在比地电位低一个二极管压降的电平上,这就减少了后面的反冲幅度,较慢的上升边缘允许有过冲,但它被在电平“H”状态下电路的相对高的输出阻抗(50~80Ω)所衰减。此外,由于电平 “H”状态的抗扰度较大,使反冲问题并不十分突出,对HCT系列的器件,若采用肖特基二极管箝位和串联电阻端接方法相结合,其改善的效果将会更加明显。
当沿信号线有扇出时,在较高的位速率和较快的边沿速率下,上述介绍的TTL整形方法显得有些不足。因为线中存在着反射波,它们在高位速率下将趋于合成,从而引起信号严重失真和抗干扰能力降低。因此,为了解决反射问题,在ECL系统中通常使用另外一种方法:线阻抗匹配法。用这种方法能使反射受到控制,信号的完整性得到保证。
严格他说,对于有较慢边沿速度的常规TTL和CMOS器件来说,传输线并不是十分需要的.对有较快边沿速度的高速ECL器件,传输线也不总是需要的。但是当使用传输线时,它们具有能预测连线时延和通过阻抗匹配来控制反射和振荡的优点。
决定是否采用传输线的基本因素有以下五个。它们是:(1)系统信号的沿速率;(2)连线距离;(3)容性负载(扇出的多少);(4)电阻性负载(线的端接方式);(5)允许的反冲和过冲百分比(交流抗扰度的降低程度)。
2.传输线的几种类型
(1)同轴电缆和双绞线
它们经常用在系统与系统之间的连接。同轴电缆的特性阻抗通常有50Ω和75Ω,双绞线通常为110Ω。
(2)印制板上的微带线
微带线是一根带状导(信号线).与地平面之间用一种电介质隔离开。如果线的厚度、宽度以及与地平面之间的距离是可控制的,则它的特性阻抗也是可以控制的。
(3)印制板中的带状线
带状线是一条置于两层导电平面之间的电介质中间的铜带线。如果线的厚度和宽度、介质的介电常数以及两层导电平面间的距离是可控的,那么线的特性阻抗也是可控的。
3、端接传输线
在一条线的接收端用一个与线特性阻抗相等的电阻端接,则称该传输线为并联端接线。它主要是为了获得最好的电性能,包括驱动分布负载而采用的。有时为了节省电源消耗,对端接的电阻上再串接一个104电容形成交流端接电路,它能有效地降低直流损耗。在驱动器和传输线之间串接一个电阻,而线的终端不再接端接电阻,这种端接方法称之为串联端接。较长线上的过冲和振铃可用串联阻尼或串联端接技术来控制。串联阻尼是利用一个与驱动门输出端串联的小电阻(一般为10~75Ω)来实现的.这种阻尼方法适合与特性阻抗来受控制的线相联用(如底板布线,无地平面的电路板和大多数绕接线等)。
串联端接时串联电阻的值与电路(驱动门)输出阻抗之和等于传输线的特性阻抗.串联联端接线存在着只能在终端使用集总负载和传输延迟时间较长的缺点.但是,这可以通过使用多余串联端接传输线的方法加以克服。
4、非端接传输线
如果线延迟时间比信号上升时间短得多,可以在不用串联端接或并联端接的情况下使用传输线,如果一根非端接线的双程延迟(信号在传输线上往返一次的时间)比脉冲信号的上升时间短,那么由于非端接所引起的反冲大约是逻辑摆幅的15%。最大开路线长度近似为:
Lmax<tr/2tpd
式中:tr为上升时间,tpd为单位线长的传输延迟时间
5、几种端接方式的比较
并联端接线和串联端接线都各有优点,究竟用哪一种,还是两种都用,这要看设计者的爱好和系统的要求而定。并联端接线的主要优点是系统速度快和信号在线上传输完整无失真。长线上的负载既不会影响驱动长线的驱动门的传输延迟时间,又不会影响它的信号边沿速度,但将使信号沿该长线的传输延迟时间增大。在驱动大扇出时,负载可经分支短线沿线分布,而不象串联端接中那样必须把负载集总在线的终端。
串联端接方法使电路有驱动几条平行负载线的能力,串联端接线由于容性负载所引起的延迟时间增量约比相应并联端接线的大一倍,而短线则因容性负载使边沿速度放慢和驱动门延迟时间增大,但是,串联端接线的串扰比并联端接线的要小,其主要原因是沿串联端接线传送的信号幅度仅仅是二分之一的逻辑摆幅,因而开关电流也只有并联端接的开关电流的一半,信号能量小串扰也就小。
五、PCB板的布线技术 (大家多留意)
做PCB 时是选用双面板还是多层板,要看最高工作频率和电路系统的复杂程度以及对组装密度的要求来决定。在时钟频率超过200MHZ时最好选用多层板。如果工作频率超过350MHz,最好选用以聚四氟乙烯作为介质层的印制电路板,因为它的高频衰耗要小些,寄生电容要小些,传输速度要快些,还由于Z0较大而省功耗,对印制电路板的走线有如下原则要求:
(1)所有平行信号线之间要尽量留有较大的间隔,以减少串扰。如果有两条相距较近的信号线,最好在两线之间走一条接地线,这样可以起到屏蔽作用。
(2) 设计信号传输线时要避免急拐弯,以防传输线特性阻抗的突变而产生反射,要尽量设计成具有一定尺寸的均匀的圆弧线。
(3)印制线的宽度可根据上述微带线和带状线的特性阻抗计算公式计算,印制电路板上的微带线的特性阻抗一般在50~120Ω之间。要想得到大的特性阻抗,线宽必须做得很窄。但很细的线条又不容易制作。综合各种因素考虑,一般选择68Ω左右的阻抗值比较合适,因为选择68Ω的特性阻抗,可以在延迟时间和功耗之间达到最佳平衡。一条50Ω的传输线将消耗更多的功率;较大的阻抗固然可以使消耗功率减少,但会使传输延迟时间憎大。由于负线电容会造成传输延迟时间的增大和特性阻抗的降低。但特性阻抗很低的线段单位长度的本征电容比较大,所以传输延迟时间及特性阻抗受负载电容的影响较小。具有适当端接的传输线的一个重要特征是,分枝短线对线延迟时间应没有什么影响。当Z0为50Ω时。分枝短线的长度必须限制在2.5cm以内,以免出现很大的振铃。
(4)对于双面板(或六层板中走四层线),电路板两面的线要互相垂直,以防止互相感应产主串扰。
(5)印制板上若装有大电流器件,如继电器、指示灯、喇叭等,它们的地线最好要分开单独走,以减少地线上的噪声,这些大电流器件的地线应连到插件板和背板上的一个独立的地总线上去,而且这些独立的地线还应该与整个系统的接地点相连接。
(6)如果板上有小信号放大器,则放大前的弱信号线要远离强信号线,而且走线要尽可能地短,如有可能还要用地线对其进行屏蔽。
——Hampoo整理
2022-12-23 · PCB打样,SMT打样,PCBA加工。
关注
展开全部
众所周知,理做PCB板就是将设计好的原理图转变成实际的PCB电路板,请不要小看这个过程,有许多原理上可行的东西在工程上很难做到。或者,有些事别人可以做到,所以说做PCB板并不难,但是要做好一块PCB板却不是一件容易的事。
高频信号和弱信号的处理是微电子领域中两大难点,对PCB制作水平的要求尤为重要,同样的原理设计,相同的元件,不同的人制作出的PCB会产生不同的结果,那么怎样才能制作一个好的PCB板?基于我们过去的经验,我想对以下方面的采访谈一下我的看法:
首先,要明确设计目标。
受制于一项设计任务,首先明确其设计目标,是普通PCB板、高频PCB板、小信号处理PCB板或同时具有高频和小信号处理的PCB板,若为普通PCB板,只要做到布线合理整齐,机械尺寸准确无误,若有中负载线和长线,则采用一定的方法处理,减低负荷,长线路加强传动,着重防止长线反射。如果电路板上的信号线超过40MHz,则要特别注意这些信号线,如线间串音等。根据分布参数网络理论,当频率较高时,对线路长度的限制较严格,根据分布参数网络理论,高速电路与其连线之间的相互作用是决定因素,在系统设计中不可忽视。随门传输速率的提高,对信号线的阻力就会相应增大,而相邻信号线之间的串扰也会增大,高速电路的功耗和热耗散也会较大,因此在进行高速PCB的过程中,应特别注意。
在电路板上有微弱信号或微伏级的信号时,需要特别保护这些信号线,因为很弱,很容易被其他强光信号干扰,所以必须采取屏蔽措施,否则会大大降低信噪比。以至于有用的信号被噪声淹没,并且无法有效的提取。
板的调试也应在设计阶段予以考虑,如试验点的物理位置、试验点的隔离等,由于探头不能直接加入探头,因此不能将其加入到测量中。
另外,还需要考虑其它一些因素,例如板子层数、组件的封装形状、板材的机械强度等。制作PCB板之前,一定要心中有数地确定设计目标。
二、了解所用元件的功能对布局线路的要求。
据了解,对于某些特殊元件,如LOTI、APH所采用的模拟信号放大器,模拟信号放大器对电源要求平滑,纹波小。要尽可能地远离电源设备,模拟小信号。而在OTI板上,大部分小信号放也专门加了屏蔽罩,将杂散的电磁干扰屏蔽掉。用于NTOI板的GLINK芯片采用ECL工艺,功耗大、发热厉害,对散热问题必须在布局时加以特殊考虑,如果采用自然散热,则要将GLINK芯片放置在空气流通较为顺畅的地方,而且散失的热量也不会对其他芯片造成很大的影响。若平板上装有喇叭或其它大功率设备,有可能对电源造成严重污染的危险,应予以足够的重视。
三、元件布局考虑。
元件布置首先要考虑的一个因素是电气性能,要尽量将连接紧密的元件放在一起,特别是对于某些高速线,布局时要尽可能地短,功率信号和小信号器件要分开。在满足电路性能的前提下,还要考虑元件摆放整齐、美观、容易检测、板件机械尺寸、插座位置等。
同时,在设计高速系统时,还应考虑接地与互连线路的延迟时间。信报线的传输时间对整个系统的速度有很大的影响,尤其是对于高速ECL电路,尽管IC电路本身速度很高,但由于普通互连线位于底板上(每30cm线长约为2ns),导致延迟时间增加,可以使系统速度大大降低.像移位寄存器、同步计数器这类同步工作部件最好放在同一个插件板上,因为不同插件板上的时钟信号的传输延迟时间是不相等的,有可能造成移位寄存器产主错误,如果一块板无法放置,那么同步就是关键所在,从共同时钟源连接到每个插板的时钟线长度必须相同。
四、接线考虑。
通过对OTNI和星型光纤网络的设计,今后还会有更多100MHz以上的高速信号线板需要设计,下面介绍一下高速线的一些基本概念。
高频信号和弱信号的处理是微电子领域中两大难点,对PCB制作水平的要求尤为重要,同样的原理设计,相同的元件,不同的人制作出的PCB会产生不同的结果,那么怎样才能制作一个好的PCB板?基于我们过去的经验,我想对以下方面的采访谈一下我的看法:
首先,要明确设计目标。
受制于一项设计任务,首先明确其设计目标,是普通PCB板、高频PCB板、小信号处理PCB板或同时具有高频和小信号处理的PCB板,若为普通PCB板,只要做到布线合理整齐,机械尺寸准确无误,若有中负载线和长线,则采用一定的方法处理,减低负荷,长线路加强传动,着重防止长线反射。如果电路板上的信号线超过40MHz,则要特别注意这些信号线,如线间串音等。根据分布参数网络理论,当频率较高时,对线路长度的限制较严格,根据分布参数网络理论,高速电路与其连线之间的相互作用是决定因素,在系统设计中不可忽视。随门传输速率的提高,对信号线的阻力就会相应增大,而相邻信号线之间的串扰也会增大,高速电路的功耗和热耗散也会较大,因此在进行高速PCB的过程中,应特别注意。
在电路板上有微弱信号或微伏级的信号时,需要特别保护这些信号线,因为很弱,很容易被其他强光信号干扰,所以必须采取屏蔽措施,否则会大大降低信噪比。以至于有用的信号被噪声淹没,并且无法有效的提取。
板的调试也应在设计阶段予以考虑,如试验点的物理位置、试验点的隔离等,由于探头不能直接加入探头,因此不能将其加入到测量中。
另外,还需要考虑其它一些因素,例如板子层数、组件的封装形状、板材的机械强度等。制作PCB板之前,一定要心中有数地确定设计目标。
二、了解所用元件的功能对布局线路的要求。
据了解,对于某些特殊元件,如LOTI、APH所采用的模拟信号放大器,模拟信号放大器对电源要求平滑,纹波小。要尽可能地远离电源设备,模拟小信号。而在OTI板上,大部分小信号放也专门加了屏蔽罩,将杂散的电磁干扰屏蔽掉。用于NTOI板的GLINK芯片采用ECL工艺,功耗大、发热厉害,对散热问题必须在布局时加以特殊考虑,如果采用自然散热,则要将GLINK芯片放置在空气流通较为顺畅的地方,而且散失的热量也不会对其他芯片造成很大的影响。若平板上装有喇叭或其它大功率设备,有可能对电源造成严重污染的危险,应予以足够的重视。
三、元件布局考虑。
元件布置首先要考虑的一个因素是电气性能,要尽量将连接紧密的元件放在一起,特别是对于某些高速线,布局时要尽可能地短,功率信号和小信号器件要分开。在满足电路性能的前提下,还要考虑元件摆放整齐、美观、容易检测、板件机械尺寸、插座位置等。
同时,在设计高速系统时,还应考虑接地与互连线路的延迟时间。信报线的传输时间对整个系统的速度有很大的影响,尤其是对于高速ECL电路,尽管IC电路本身速度很高,但由于普通互连线位于底板上(每30cm线长约为2ns),导致延迟时间增加,可以使系统速度大大降低.像移位寄存器、同步计数器这类同步工作部件最好放在同一个插件板上,因为不同插件板上的时钟信号的传输延迟时间是不相等的,有可能造成移位寄存器产主错误,如果一块板无法放置,那么同步就是关键所在,从共同时钟源连接到每个插板的时钟线长度必须相同。
四、接线考虑。
通过对OTNI和星型光纤网络的设计,今后还会有更多100MHz以上的高速信号线板需要设计,下面介绍一下高速线的一些基本概念。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
要做一块好的PCB板,需要注意以下几个方面:
1.
PCBA设计:在进行PCB板的设计之前,要先进行电路的设计和原理图的绘制,确保电路原理图正确无误。在PCB板设计时,要注意走线的合理布局、阻抗匹配、信号传输等问题。
2. PCB板材料选择:选择合适的PCB板材料,根据具体的设计要求选择FR-4、高速板材、铝基板等不同的材质。
3. PCB板图层设计:将电路图转化为PCB板图层设计,设计要求包括尽量减少走线长度,最大限度保持良好的信号完整性、防止信号串扰等。
4.
原理图和PCB版图的联动:电路设计软件通常都支持原理图和PCB版图的联动,可以通过设置自动布线规则、差分对齐、信号层堆叠等方式,保证PCB版图的正确性和可靠性。
5. PCB加工:选择好的PCB板材料之后送到PCB加工厂进行生产,根据设计要求进行孔径、阻焊、丝印、焊盘等工艺流程。
6. 组装和测试:PCB板生产完成后需要组装元器件,然后进行测试。测试阶段要确保元器件的焊接质量、电路的正确性和稳定性等。
以上这些方面都需要设计师和生产工人的精心准备和细致操作,才能够制作出一块高质量的PCB板。
1.
PCBA设计:在进行PCB板的设计之前,要先进行电路的设计和原理图的绘制,确保电路原理图正确无误。在PCB板设计时,要注意走线的合理布局、阻抗匹配、信号传输等问题。
2. PCB板材料选择:选择合适的PCB板材料,根据具体的设计要求选择FR-4、高速板材、铝基板等不同的材质。
3. PCB板图层设计:将电路图转化为PCB板图层设计,设计要求包括尽量减少走线长度,最大限度保持良好的信号完整性、防止信号串扰等。
4.
原理图和PCB版图的联动:电路设计软件通常都支持原理图和PCB版图的联动,可以通过设置自动布线规则、差分对齐、信号层堆叠等方式,保证PCB版图的正确性和可靠性。
5. PCB加工:选择好的PCB板材料之后送到PCB加工厂进行生产,根据设计要求进行孔径、阻焊、丝印、焊盘等工艺流程。
6. 组装和测试:PCB板生产完成后需要组装元器件,然后进行测试。测试阶段要确保元器件的焊接质量、电路的正确性和稳定性等。
以上这些方面都需要设计师和生产工人的精心准备和细致操作,才能够制作出一块高质量的PCB板。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
94HB:普通纸板,不防火(最低档的材料,模冲孔,不能做电源板)
94V0:阻燃纸板 (模冲孔)
22F: 单面半玻纤板(模冲孔)
CEM-1:单面玻纤板(必须要电脑钻孔,不能模冲)
CEM-3:双面半玻纤板(除双面纸板外属于双面板最低端的材料,简单的双面板可以用这种料,比FR-4便宜)
FR-4: 双面玻纤板
阻燃特性的等级划分可以分为94VO-V-1 -V-2 -94HB 四种
半固化片:1080=0.0712mm,2116=0.1143mm,7628=0.1778mm
FR4 CEM-3都是表示板材的,fr4是玻璃纤维板,cem3是复合基板
无卤素指的是不含有卤素(氟 溴 碘 等元素)的基材,因为溴在燃烧时会产生有毒的气体,环保要求。
Tg是玻璃转化温度,即熔点。
电路板必须耐燃,在一定温度下不能燃烧,只能软化。这时的温度点就叫做玻璃态转化温度(Tg点),这个值关系到PCB板的尺寸耐久性。
什么是高Tg PCB线路板及使用高Tg PCB的优点
高Tg印制电路板当温度升高到某一阀值时基板就会由"玻璃态”转变为“橡胶态”,此时的温度称为该板的玻璃化温度(Tg)。也就是说,Tg是基材保持刚性的最高温度(℃)。也就是说普通 PCB基板材料在高温下,不断产生软化、变形、熔融等现象,同时还表现在机械、电气特性的急剧下降,这样子就影响到产品的使用寿命了,一般Tg的板材为 130℃以上,高Tg一般大于170℃,中等Tg约大于150℃;通常Tg≥170℃的PCB印制板,称作高Tg印制板;基板的Tg提高了,印制板的耐热性、耐潮湿性、耐化学性、耐稳定性等特征都会提高和改善。TG值越高,板材的耐温度性能越好,尤其在无铅制程中,高Tg应用比较多;高Tg指的是高耐热性。随着电子工业的飞跃发展,特别是以计算机为代表的电子产品,向着高功能化、高多层化发展,需要PCB基板材料的更高的耐热性作为前提。以SMT、CMT为代表的高密度安装技术的出现和发展,使PCB在小孔径、精细线路化、薄型化方面,越来越离不开基板高耐热性的支持。
所以一般的FR-4与高Tg的区别:同在高温下,特别是在吸湿后受热下,其材料的机械强度、尺寸稳定性、粘接性、吸水性、热分解性、热膨胀性等各种情况存在差异,高Tg产品明显要好于普通的PCB基板材料。
PCB板材知识及标准目前我国大量使用的敷铜板有以下几种类型,其特性如下:敷铜板种类,敷铜板知识,覆铜箔板的分类方法有多种。一般按板的增强材料不同,可划分为:纸基、玻璃纤维布基、复合基(CEM系列)、积层多层板基和特殊材料基(陶瓷、金属芯基等)五大类。若按板所采用的树脂胶黏剂不同进行分类,常见的纸基CCI。有:酚醛树脂(XPc、XxxPC、FR-1、FR一2等)、环氧树脂(FE一3)、聚酯树脂等各种类型。常见的玻璃纤维布基CCL有环氧树脂(FR一 4、FR-5),它是目前最广泛使用的玻璃纤维布基类型。另外还有其他特殊性树脂(以玻璃纤维布、聚基酰胺纤维、无纺布等为增加材料):双马来酰亚胺改性三嗪树脂(BT)、聚酰亚胺树脂(PI)、二亚苯基醚树脂(PPO)、马来酸酐亚胺——苯乙烯树脂(MS)、聚氰酸酯树脂、聚烯烃树脂等。按CCL的阻燃性能分类,可分为阻燃型(UL94一VO、UL94一 V1级)和非阻燃型(UL94一HB级)两类板。近一二年,随着对环保问题更加重视,在阻燃型CCL中又分出一种新型不含溴类物的CCL品种,可称为“绿色型阻燃cCL”。随着电子产品技术的高速发展,对cCL有更高的性能要求。因此,从CCL的性能分类,又分为一般性能CCL、低介电常数CCL、高耐热性的CCL(一般板的L在150℃以上)、低热膨胀系数的CCL(一般用于封装基板上)等类型。随着电子技术的发展和不断进步,对印制板基板材料不断提出新要求,从而,促进覆铜箔板标准的不断发展。目前,基板材料的主要标准如下。
①国家标准:我国有关基板材料的国家标准有 GB/T4721—47221992及GB4723—4725—1992,中国台湾地区的覆铜箔板标准为CNS标准,是以日本JIs标准为蓝本制定的,于 1983年发布。 gfgfgfggdgeeeejhjj
②国际标准:日本的JIS标准,美国的ASTM、NEMA、MIL、IPc、 ANSI、UL标准,英国的Bs标准,德国的DIN、VDE标准,法国的NFC、UTE标准,加拿大的CSA标准,澳大利亚的AS标准,前苏联的FOCT 标准,国际的IEC标准等;PCB设计材料的供应商,常见与常用到的就有:生益\建涛\国际等
● 接受文件 : protel autocad powerpcb orcad gerber或实板抄板等
● 板材种类 : CEM-1,CEM-3 FR4,高TG料;
● 最大板面尺寸 : 600mm*700mm(24000mil*27500mil)
● 加工板厚度 : 0.4mm-4.0mm(15.75mil-157.5mil)
● 最高加工层数 : 16Layers
● 铜箔层厚度 : 0.5-4.0(oz)
● 成品板厚公差 : +/-0.1mm(4mil)
● 成型尺寸公差 : 电脑铣:0.15mm(6mil) 模具冲板:0.10mm(4mil)
● 最小线宽/间距: 0.1mm(4mil) 线宽控制能力 : <+-20%
● 成品最小钻孔孔径 : 0.25mm(10mil)
● 成品最小冲孔孔径 : 0.9mm(35mil)
● 成品孔径公差 : PTH :+-0.075mm(3mil)
● NPTH:+-0.05mm(2mil)
● 成品孔壁铜厚 : 18-25um(0.71-0.99mil)
● 最小SMT贴片间距 : 0.15mm(6mil)
● 表面涂覆 : 化学沉金、喷锡、整板镀镍金(水/软金)、丝印兰胶等
● 板上阻焊膜厚度 : 10-30μm(0.4-1.2mil)
● 抗剥强度 : 1.5N/mm(59N/mil)
● 阻焊膜硬度 : >5H
● 阻焊塞孔能力 : 0.3-0.8mm(12mil-30mil)
● 介质常数 : ε= 2.1-10.0
● 绝缘电阻 : 10KΩ-20MΩ
● 特性阻抗 : 60 ohm±10%
● 热冲击 : 288℃,10 sec
● 成品板翘曲度 : 〈 0.7%
● 产品应用:通信器材、汽车电子、仪器仪表、全球定位系统、计算机、MP4、 电源、家电等
94V0:阻燃纸板 (模冲孔)
22F: 单面半玻纤板(模冲孔)
CEM-1:单面玻纤板(必须要电脑钻孔,不能模冲)
CEM-3:双面半玻纤板(除双面纸板外属于双面板最低端的材料,简单的双面板可以用这种料,比FR-4便宜)
FR-4: 双面玻纤板
阻燃特性的等级划分可以分为94VO-V-1 -V-2 -94HB 四种
半固化片:1080=0.0712mm,2116=0.1143mm,7628=0.1778mm
FR4 CEM-3都是表示板材的,fr4是玻璃纤维板,cem3是复合基板
无卤素指的是不含有卤素(氟 溴 碘 等元素)的基材,因为溴在燃烧时会产生有毒的气体,环保要求。
Tg是玻璃转化温度,即熔点。
电路板必须耐燃,在一定温度下不能燃烧,只能软化。这时的温度点就叫做玻璃态转化温度(Tg点),这个值关系到PCB板的尺寸耐久性。
什么是高Tg PCB线路板及使用高Tg PCB的优点
高Tg印制电路板当温度升高到某一阀值时基板就会由"玻璃态”转变为“橡胶态”,此时的温度称为该板的玻璃化温度(Tg)。也就是说,Tg是基材保持刚性的最高温度(℃)。也就是说普通 PCB基板材料在高温下,不断产生软化、变形、熔融等现象,同时还表现在机械、电气特性的急剧下降,这样子就影响到产品的使用寿命了,一般Tg的板材为 130℃以上,高Tg一般大于170℃,中等Tg约大于150℃;通常Tg≥170℃的PCB印制板,称作高Tg印制板;基板的Tg提高了,印制板的耐热性、耐潮湿性、耐化学性、耐稳定性等特征都会提高和改善。TG值越高,板材的耐温度性能越好,尤其在无铅制程中,高Tg应用比较多;高Tg指的是高耐热性。随着电子工业的飞跃发展,特别是以计算机为代表的电子产品,向着高功能化、高多层化发展,需要PCB基板材料的更高的耐热性作为前提。以SMT、CMT为代表的高密度安装技术的出现和发展,使PCB在小孔径、精细线路化、薄型化方面,越来越离不开基板高耐热性的支持。
所以一般的FR-4与高Tg的区别:同在高温下,特别是在吸湿后受热下,其材料的机械强度、尺寸稳定性、粘接性、吸水性、热分解性、热膨胀性等各种情况存在差异,高Tg产品明显要好于普通的PCB基板材料。
PCB板材知识及标准目前我国大量使用的敷铜板有以下几种类型,其特性如下:敷铜板种类,敷铜板知识,覆铜箔板的分类方法有多种。一般按板的增强材料不同,可划分为:纸基、玻璃纤维布基、复合基(CEM系列)、积层多层板基和特殊材料基(陶瓷、金属芯基等)五大类。若按板所采用的树脂胶黏剂不同进行分类,常见的纸基CCI。有:酚醛树脂(XPc、XxxPC、FR-1、FR一2等)、环氧树脂(FE一3)、聚酯树脂等各种类型。常见的玻璃纤维布基CCL有环氧树脂(FR一 4、FR-5),它是目前最广泛使用的玻璃纤维布基类型。另外还有其他特殊性树脂(以玻璃纤维布、聚基酰胺纤维、无纺布等为增加材料):双马来酰亚胺改性三嗪树脂(BT)、聚酰亚胺树脂(PI)、二亚苯基醚树脂(PPO)、马来酸酐亚胺——苯乙烯树脂(MS)、聚氰酸酯树脂、聚烯烃树脂等。按CCL的阻燃性能分类,可分为阻燃型(UL94一VO、UL94一 V1级)和非阻燃型(UL94一HB级)两类板。近一二年,随着对环保问题更加重视,在阻燃型CCL中又分出一种新型不含溴类物的CCL品种,可称为“绿色型阻燃cCL”。随着电子产品技术的高速发展,对cCL有更高的性能要求。因此,从CCL的性能分类,又分为一般性能CCL、低介电常数CCL、高耐热性的CCL(一般板的L在150℃以上)、低热膨胀系数的CCL(一般用于封装基板上)等类型。随着电子技术的发展和不断进步,对印制板基板材料不断提出新要求,从而,促进覆铜箔板标准的不断发展。目前,基板材料的主要标准如下。
①国家标准:我国有关基板材料的国家标准有 GB/T4721—47221992及GB4723—4725—1992,中国台湾地区的覆铜箔板标准为CNS标准,是以日本JIs标准为蓝本制定的,于 1983年发布。 gfgfgfggdgeeeejhjj
②国际标准:日本的JIS标准,美国的ASTM、NEMA、MIL、IPc、 ANSI、UL标准,英国的Bs标准,德国的DIN、VDE标准,法国的NFC、UTE标准,加拿大的CSA标准,澳大利亚的AS标准,前苏联的FOCT 标准,国际的IEC标准等;PCB设计材料的供应商,常见与常用到的就有:生益\建涛\国际等
● 接受文件 : protel autocad powerpcb orcad gerber或实板抄板等
● 板材种类 : CEM-1,CEM-3 FR4,高TG料;
● 最大板面尺寸 : 600mm*700mm(24000mil*27500mil)
● 加工板厚度 : 0.4mm-4.0mm(15.75mil-157.5mil)
● 最高加工层数 : 16Layers
● 铜箔层厚度 : 0.5-4.0(oz)
● 成品板厚公差 : +/-0.1mm(4mil)
● 成型尺寸公差 : 电脑铣:0.15mm(6mil) 模具冲板:0.10mm(4mil)
● 最小线宽/间距: 0.1mm(4mil) 线宽控制能力 : <+-20%
● 成品最小钻孔孔径 : 0.25mm(10mil)
● 成品最小冲孔孔径 : 0.9mm(35mil)
● 成品孔径公差 : PTH :+-0.075mm(3mil)
● NPTH:+-0.05mm(2mil)
● 成品孔壁铜厚 : 18-25um(0.71-0.99mil)
● 最小SMT贴片间距 : 0.15mm(6mil)
● 表面涂覆 : 化学沉金、喷锡、整板镀镍金(水/软金)、丝印兰胶等
● 板上阻焊膜厚度 : 10-30μm(0.4-1.2mil)
● 抗剥强度 : 1.5N/mm(59N/mil)
● 阻焊膜硬度 : >5H
● 阻焊塞孔能力 : 0.3-0.8mm(12mil-30mil)
● 介质常数 : ε= 2.1-10.0
● 绝缘电阻 : 10KΩ-20MΩ
● 特性阻抗 : 60 ohm±10%
● 热冲击 : 288℃,10 sec
● 成品板翘曲度 : 〈 0.7%
● 产品应用:通信器材、汽车电子、仪器仪表、全球定位系统、计算机、MP4、 电源、家电等
本回答被提问者和网友采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询