FPGA中说明编译正确与时序仿真正确之间的区别

 我来答
硪丨暧恋
推荐于2017-09-13 · TA获得超过8979个赞
知道大有可为答主
回答量:5336
采纳率:93%
帮助的人:2123万
展开全部
功能仿真是纯理论的仿真。而时序仿真则要考虑信号传送过程中的延迟,功能仿真不考虑信号传送过程中的延迟。仿真结果可以和我们的真值表对应起来
再进行时序约束你编译正确,但是不满足时序要求,逻辑是不能正常工作的。要保证编译正确,达到时序仿真正确,进行板级布局布线
编译正确只能表示你的代码没有语法错误,而时序仿真正确表示你的代码符合你的设计要求,但还需上板验证。
loveKEYBOARD
2014-04-16 · TA获得超过382个赞
知道小有建树答主
回答量:746
采纳率:86%
帮助的人:374万
展开全部
编译正确只能表示你的代码没有语法错误,而时序仿真正确表示你的代码符合你的设计要求,但还需上板验证。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
六月指路人
2014-05-07
知道答主
回答量:18
采纳率:0%
帮助的人:7.6万
展开全部
EDA 中功能仿真是纯理论的仿真,功能仿真不考虑信号传送过程中的延迟。仿真结果可以和我们的真值表对应起来。而时序仿真则要考虑信号传送过程中的延迟,有可能出现竞争冒险等。时序仿真比较接近实际
本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
百度网友f21c2de
2014-04-16 · 超过24用户采纳过TA的回答
知道答主
回答量:91
采纳率:0%
帮助的人:58.8万
展开全部
你编译正确,但是不满足时序要求,逻辑是不能正常工作的。要保证编译正确,再进行时序约束,达到时序仿真正确,进行板级布局布线。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(2)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式