Xilinx自带ISim对VGA驱动程序仿真时,场行同步信号的仿真无效,请问原因?
我有一个800*600@60HZ的VGA驱动程序,这个程序在硬件上可以用。但是当我写testbench在ISim中对它进行仿真时,场、行同步信号都是红线。请问是为什么?简...
我有一个800*600@60HZ的VGA驱动程序,这个程序在硬件上可以用。
但是当我写testbench在ISim中对它进行仿真时, 场、行同步信号都是红线。请问是为什么?
简述一下我的VGA驱动程序:
第一个子模块是由50M的输入时钟产生40M的时钟,调用了IPcore;
第二个子模块是产生场、行同步信号;
首先两个计数 count_h 和 count_v;count_h的周期是1056,count_v的周期是628
当 count_h 在[0,127 ]时,hsync_sig 为0,其余为1;
当 count_v 在[0,3] 时, vsync_sig 为0,其余为1;
这个程序是可以用的,硬件上试过,没问题,但是为什么仿真时,
hsync_sig 和 vsync_sig 是红线呢?
testbench 很简单,只是加了一个产生时钟的语句 forever #2 inclk=~inclk; 展开
但是当我写testbench在ISim中对它进行仿真时, 场、行同步信号都是红线。请问是为什么?
简述一下我的VGA驱动程序:
第一个子模块是由50M的输入时钟产生40M的时钟,调用了IPcore;
第二个子模块是产生场、行同步信号;
首先两个计数 count_h 和 count_v;count_h的周期是1056,count_v的周期是628
当 count_h 在[0,127 ]时,hsync_sig 为0,其余为1;
当 count_v 在[0,3] 时, vsync_sig 为0,其余为1;
这个程序是可以用的,硬件上试过,没问题,但是为什么仿真时,
hsync_sig 和 vsync_sig 是红线呢?
testbench 很简单,只是加了一个产生时钟的语句 forever #2 inclk=~inclk; 展开
1个回答
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询