Xilinx自带ISim对VGA驱动程序仿真时,场行同步信号的仿真无效,请问原因?

我有一个800*600@60HZ的VGA驱动程序,这个程序在硬件上可以用。但是当我写testbench在ISim中对它进行仿真时,场、行同步信号都是红线。请问是为什么?简... 我有一个800*600@60HZ的VGA驱动程序,这个程序在硬件上可以用。
但是当我写testbench在ISim中对它进行仿真时, 场、行同步信号都是红线。请问是为什么?
简述一下我的VGA驱动程序:
第一个子模块是由50M的输入时钟产生40M的时钟,调用了IPcore;
第二个子模块是产生场、行同步信号;
首先两个计数 count_h 和 count_v;count_h的周期是1056,count_v的周期是628
当 count_h 在[0,127 ]时,hsync_sig 为0,其余为1;
当 count_v 在[0,3] 时, vsync_sig 为0,其余为1;
这个程序是可以用的,硬件上试过,没问题,但是为什么仿真时,
hsync_sig 和 vsync_sig 是红线呢?

testbench 很简单,只是加了一个产生时钟的语句 forever #2 inclk=~inclk;
展开
 我来答
loveKEYBOARD
2014-06-12 · TA获得超过382个赞
知道小有建树答主
回答量:746
采纳率:86%
帮助的人:374万
展开全部
仿真时钟有没有正常啊?
时钟都没有初始化,另外时钟频率也不对。
时钟这样写看看:
reg clk;
initial begin
clk = 1'b0;
forever
#10 clk <= ~clk;
endend
上面产生50MHZ时钟,同时注意你的timescale
本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式