数字电路里电平触发与边沿触发的区别是什么?
一、触发时间不同:
电平触发是在高或低电平保持的时间内触发。
而边沿触发是由高到低或由低到高这一瞬间触发。
二、触发逻辑不同:
电平触发,就是只有高电平,或者低电平,的时候才做指定的动作,就是逻辑上的0,1触发。
边沿触发,就是脉冲突变触发,是有高电平向低电平转换,或者翻过来转换,这个转换过程触发一个动作,逻辑上就是0-1或是1-0。
三、触发方式不同:
边沿触发一般时间短,边沿触发一般时间都是us级的,响应要快的,而电平触发只须是高和低就可以了,没时间要求,比如10s 时间内总是低电平,那么它也是触发的。
比如中断计时或计数,最好用边沿触发,用电平触发误差会很大,电平触发一般用于简单报警,开关一类时间要求不高的。
扩展资料:
一、电平触发和边沿触发的特点:
1、数字电路电平触发中研究的主要问题是输出信号的状态(“0”或“1”)和输入信号(“0”或“1”)之间的逻辑关系,即电路的逻辑功能。
2、数字电路的边沿触发研究方法是逻辑分析和逻辑设计,所需要的工具是逻辑代数。 (在正逻辑下,“0”是低电平,“1”是高电平,高低电平没有明确的界限。
二、数字电路应用:
1、数字电路与数字电子技术广泛的应用于电视、雷达、通信、电子计算机、自动控制、航天等科学技术领域。数字电路的分类:包括数字脉冲电路和数字逻辑电路。前者研究脉冲的产生、变换和测量;后者对数字信号进行算术运算和逻辑运算。
2、数字电路的划分:按功能分为组合逻辑电路和时序逻辑电路两大类。前者在任何时刻的输出,仅取决于电路此刻的输入状态,而与电路过去的状态无关,它们不具有记忆功能。常用的组合逻辑器件有加法器、译码器、数据选择器等。
3、后者在任何时候的输出,不仅取决于电路此刻的输入状态,而且与电路过去的状态有关,它们具有记忆功能。
4、按结构分为分立元件电路和集成电路。前者是将独立的晶体管、电阻等元器件用导线连接起来的电路。后者将元器件及导线制作在半导体硅片上,封装在一个壳体内,并焊出引线的电路。集成电路的集成度是不同的。
参考资料来源:百度百科-数字电路
2011-10-14
边沿触发,就是脉冲突变触发,是有高电平向低电平转换,或者翻过来转换,这个转换过程触发一个动作,逻辑上就是0-1或是1-0
上升沿,就是低电平向高电平转换的瞬间(过程),比如
_______
____/ ,上升沿触发, 就是当电平从低变高时触发,0-1
______
|____ ,下降沿触发,就是当电平从高变低时触发,1-0
电平触发是在高或低电平保持的时间内触发,
而边沿触发是由高到低或由低到高这一瞬间触发
我总觉得都是在电平为某一值是而触发的。那边沿触发到底解决了电平触发哪点没有解决的问题呢?
边沿触发一般时间短,边沿触发一般时间都是us级的,响应要快的,而电平触发只须是高和低就可以了,没时间要求,比如10s 时间内总是低电平,那么它也是触发的,
比如中断计时或计数,最好用边沿触发,用电平触发误差会很大,电平触发一般用于简单报警,开关一类(时间要求不高的)