用verilog HDL 设计一个n分频器,考试谢谢!
展开全部
不知道考试是什么难度的
但是一般的n分频(n是2的整倍,即n是偶数)都是通过计数来实现,从0时刻开始,每一个原始时钟上升沿(或下降沿,整个分频过程基于同一边沿)计数一次,计满n/2则将输出信号(分频时钟输出)翻转一次,再计n/2又翻转一次,如此反复
如果要求奇数分频,则对原始时钟的上升沿和下降沿都计数,计满n翻转一次输出时钟信号即可
但是一般的n分频(n是2的整倍,即n是偶数)都是通过计数来实现,从0时刻开始,每一个原始时钟上升沿(或下降沿,整个分频过程基于同一边沿)计数一次,计满n/2则将输出信号(分频时钟输出)翻转一次,再计n/2又翻转一次,如此反复
如果要求奇数分频,则对原始时钟的上升沿和下降沿都计数,计满n翻转一次输出时钟信号即可
本回答被网友采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
`define K n/2-1
module division_clk(rst,clk_in,clk_out);
input rst,clk_in;
output clk_out;
reg clk_out;
reg[26:0] count;
always@(posedge clk_in or negedge rst)
if(!rst)
begin
count<=0;
clk_out<=0;
end
else
begin
if(j==K)
begin
count<=0;clk_out=~clk_out;
end
else
count<=count+1;
end
endmodule
module division_clk(rst,clk_in,clk_out);
input rst,clk_in;
output clk_out;
reg clk_out;
reg[26:0] count;
always@(posedge clk_in or negedge rst)
if(!rst)
begin
count<=0;
clk_out<=0;
end
else
begin
if(j==K)
begin
count<=0;clk_out=~clk_out;
end
else
count<=count+1;
end
endmodule
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
考试的分频器有占空比要求么?
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询