CPLD的JTAG口的设计如何定义,不同型号的定义有什么不同吗?能拿Altera做个范例吗? 10

 我来答
willcc
2011-12-15 · TA获得超过474个赞
知道小有建树答主
回答量:139
采纳率:100%
帮助的人:142万
展开全部
JTAG口有自己的规范IEEE 1149.1, 不管什么器件它的主要引脚都是一样的,最重要的引脚是TDI,TDO,TMS,GND,VCC这五根。但是有的时候你会看到有2×5共10根针的形式,很多管脚都是没用的,悬空。所以一般设计JTAG口的时候注意你的仿真器的接口是什么样的,它只有5根分散的线你JTAG有5个管脚就可以了,但是如果是排列好的,那么你得按照顺序与仿真器的信号对应起来。最后将JTAG口对应信号接到CPLD对应的调试管脚就可以了
意法半导体(中国)投资有限公司
2023-06-12 广告
STM32F103C8T6是一款基于ARM Cortex-M3内核的微控制器,具有以下基本参数:1. 工作频率:72MHz2. 外部时钟:最高可达120MHz3. 存储器容量:64K bytes4. 数据总线宽度:32位5. 输入/输出端口... 点击进入详情页
本回答由意法半导体(中国)投资有限公司提供
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式