TTL与非门电路多余输入端应接_电平,TTL或非门电路多余输入端应接_电平

上面两个,和1. 由TTL与非门构成的基本RS触发器,当RD=SD=1时,触发器处于_状态。2.  JK触发器的特性方程为_____Qn+1... 上面两个,和 1.  由TTL与非门构成的基本RS触发器,当RD=SD=1时,触发器处于_状态。2.   JK触发器的特性方程为_____Qn+1=JnQn+KnQn_____。3.   TTL与非门空载时,输出高电平UOH的典型值约为_V。4.  TTL与非门空载时,输出低电平UOL的典型值约为_V。5.  由TTL与非门构成的基本RS触发器,当RD=SD=0时,触发器为_状态。 展开
 我来答
热爱社会的飞飞
高能答主

2021-07-29 · 衣食以厚民生,礼义以养其心。
热爱社会的飞飞
采纳数:530 获赞数:51562

向TA提问 私信TA
展开全部

与非门的任意一个输入端是低电平,则其它的输入端无论怎样变化,输出永远是高电平,所以,与非门多余的输入端必须要接电源正端,否则会阻断其它输入端的信号的。

对于TTL 与非门,只要电路输入端有低电平输入,输出就为高电平,只有输入端全部为高电平时,输出才为低电平。根据其逻辑功能.当某输入端外接高电平时耐其逻辑功能无影响,根据这一特点应采用以下四种方法 :

1、将多余输入端接高电平,即通过限流电阻与电源相连接。

2、根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平。这样可以把多余的输入端悬空此时输入端相当于外接高电平。

3、通过大电阻到地,这也相当于输入端外接高电平。

4、当TTL门电路的工作速度不高,信号源驱动能力较强多余输入端也可与使用的输入端并联使用。



软件工程概念

在软件工程中,系统总体结构设计原则之一:模块的扇出系数扇入系数要设置合理。

模块的扇入系数:模块被其他模块调用时,直接调用的它的模块个数.

模块的扇入,扇出系数设置:

好的系统的平均扇入,扇出系统通常是3或4,一般不应超过7。菜单调用型模块扇入与扇出系统,公用模块扇入系统可以大一些。

过大的模块:使系统分解得不充分。过小的模块:降低模块的独立性,造成系统接口的复杂性。最好的模块规模:程序系数限制在1~2页纸内。

以上内容参考:百度百科-扇入系数

kgdyx
推荐于2017-11-25 · TA获得超过5815个赞
知道大有可为答主
回答量:2629
采纳率:50%
帮助的人:811万
展开全部
TTL与非门电路多余输入端应接_高电平,TTL或非门电路多余输入端应接_低电平。
1. 由TTL与非门构成的基本RS触发器,当RD=SD=1时,触发器处于_保持原来状态。
2. JK触发器的特性方程为Q*=JQ'+K'Q
3. TTL与非门空载时,输出高电平UOH的典型值约为_大于2.4V---4.8V。4. TTL与非门空载时,输出低电平UOL的典型值约为_小于0.4V。5. 由TTL与非门构成的基本RS触发器,当RD=SD=0时,触发器为_不定状态。
本回答被提问者和网友采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
邹竹青王莺
2020-05-29 · TA获得超过3.6万个赞
知道大有可为答主
回答量:1.3万
采纳率:30%
帮助的人:721万
展开全部
与非门的任意一个输入端是低电平,则其它的输入端无论怎样变化,输出永远是高电平,所以,与非门多余的输入端必须要接电源正端,否则会阻断其它输入端的信号的。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
abyss970
2011-12-24 · TA获得超过150个赞
知道答主
回答量:240
采纳率:0%
帮助的人:131万
展开全部
对于多余的输入端要根据电路的功能分别处置:与门和与非门的多余端应接高电平TTL门电路悬空相当于接高电平。无用端到底是接高电平、悬空或接低电平,是
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(2)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式