在allegro PCB和原理图的实时更新
在画PCB中(差不多已经布局好),在allegroPCB里删除了几个多余的电容,然后在原理图里删除了,但是重新生成网表导入网表出现了错误。我的PCB已经布局好了,我想PC...
在画PCB中(差不多已经布局好),在allegro PCB里删除了几个多余的电容,然后在原理图里删除了,但是重新生成网表导入网表出现了错误。我的PCB已经布局好了,我想PCB布局好的器件位置不变,而只是标号发生变化。我用的版本是cadence 16.6 导入更新的网表出现错误:
ERROR: "Retain electrical constrainton net" (retain_cns_on_net) mismatch between schematic (YES) and design(NO). Schematic must agree with design.
#1 ERROR(SPMHNI-175): Netrev error detected.
#2 Run stopped because errors were detected
怎么能够实现allegro PCB和原理图的实时更新,跪求大神指点。 展开
ERROR: "Retain electrical constrainton net" (retain_cns_on_net) mismatch between schematic (YES) and design(NO). Schematic must agree with design.
#1 ERROR(SPMHNI-175): Netrev error detected.
#2 Run stopped because errors were detected
怎么能够实现allegro PCB和原理图的实时更新,跪求大神指点。 展开
2个回答
意法半导体(中国)投资有限公司
2023-06-12 广告
2023-06-12 广告
STM32F103R8T6是ST旗下的一款常用的增强型系列微控制器,是一款基于ARM Cortex-M内核的微控制器。STM32F103R8T6主要面向消费类电子产品、工业控制、医疗仪器、汽车电子等领域,可用于开发各种类型的应用。STM32...
点击进入详情页
本回答由意法半导体(中国)投资有限公司提供
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询