关于PLL锁相环的几个疑问? 困惑了很久。。。望高人指点通透。。。 谢谢了先...
PLL锁相环,我的理解就是:顾名思义就是锁住相位,达到两个信号同步的效果。疑问1:看到的很多都是用来做倍频分频,这是怎么回事呢?不是锁相位么,怎么又扯到频率去了?是不是P...
PLL锁相环,我的理解就是:顾名思义就是锁住相位,达到两个信号同步的效果。
疑问1:看到的很多都是用来做倍频分频,这是怎么回事呢?不是锁相位么,怎么又扯到频率去了?是不是PLL有广义的还有狭义的之分?
疑问2:PLL是不是可以生成指定的某一点频率呢? 生成的范围由什么决定啊?
疑问3::大家平时说的PLL失锁了,失锁的是指频率还是相位啊?平时调试电路的时候怎么判断是否失锁了?平时调试电路的时候怎么确定是否已经锁定了? 展开
疑问1:看到的很多都是用来做倍频分频,这是怎么回事呢?不是锁相位么,怎么又扯到频率去了?是不是PLL有广义的还有狭义的之分?
疑问2:PLL是不是可以生成指定的某一点频率呢? 生成的范围由什么决定啊?
疑问3::大家平时说的PLL失锁了,失锁的是指频率还是相位啊?平时调试电路的时候怎么判断是否失锁了?平时调试电路的时候怎么确定是否已经锁定了? 展开
1个回答
展开全部
1、锁相环的确是为了让输入输出的相位频率相同,它的结构我想你应该很清楚了,如图所示。主要包括鉴频鉴相器(PFD)(或鉴相器:PD)、低通滤波器(LPF)、压控振荡器(VCO)、反馈回路(通常由一个分频器(Frequency divider)来实现)。如果我们设法改变分频器的系数,这样例如分频器fout`=1/2*fin`,那么锁相环的fout就等于两倍的fin了,这就是倍频了,分频的道理一样。
2、PLL对频率的控制主要就是通过反馈回路上的DIV实现的,设置不同的系数就可以得到不同的输出频率了。
3、锁相环会有一个技术指标叫锁定范围,如果输入和反馈的信号频率或者相位差超过这个阈值,那么锁相环就无法锁定和跟踪了。失锁的判断很简单,就是输出频率相位很不稳定的乱跳。同理如果已经锁定,那么调节输入频率相位输出也会跟着做相应的改变。另外,要想较宽的锁定可将低通滤波的时间常数减小,但会使噪音变大,这两者要你实际调试平衡。
追问
非常感谢 O(∩_∩)O~
那其实PLL不仅是锁相位嘛 其实也是锁频率咯
锁相位是使输入输出的相位相等,而锁频率是使输入输出的频率成比例。。
是这里理解吗?
锁频率是不是可以不只是类似fin=X*fout 的比例关系啊 是不是还可以是fin=X*fout+Y的线性关系啊?
追答
恩,可以这么理解。可以啊,只要在反馈那边加一个移相器就可以了。
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询